电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT24WC128P-REVA

产品描述16K X 8 I2C/2-WIRE SERIAL EEPROM, PDIP8, PLASTIC, DIP-8
产品类别存储    存储   
文件大小402KB,共9页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
下载文档 详细参数 全文预览

CAT24WC128P-REVA概述

16K X 8 I2C/2-WIRE SERIAL EEPROM, PDIP8, PLASTIC, DIP-8

CAT24WC128P-REVA规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Catalyst
零件包装代码DIP
包装说明DIP,
针数8
Reach Compliance Codeunknown
最大时钟频率 (fCLK)0.4 MHz
JESD-30 代码R-PDIP-T8
JESD-609代码e0
长度9.36 mm
内存密度131072 bit
内存集成电路类型EEPROM
内存宽度8
功能数量1
端子数量8
字数16384 words
字数代码16000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织16KX8
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
并行/串行SERIAL
峰值回流温度(摄氏度)240
认证状态Not Qualified
座面最大高度4.57 mm
串行总线类型I2C
最大供电电压 (Vsup)6 V
最小供电电压 (Vsup)2.5 V
标称供电电压 (Vsup)3 V
表面贴装NO
技术CMOS
温度等级COMMERCIAL
端子面层TIN LEAD
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度7.62 mm
最长写入周期时间 (tWC)10 ms

文档预览

下载PDF文档
CAT24WC128
128K-Bit I
2
C Serial CMOS EEPROM
FEATURES
I
1MHz I
2
C Bus Compatible*
I
1.8 to 6 Volt Operation
I
Low Power CMOS Technology
I
64-Byte Page Write Buffer
I
Self-Timed Write Cycle with Auto-Clear
I
Commercial, Industrial and Automotive
I
Write Protect Feature
H
GEN
FR
ALO
EE
LE
A
D
F
R
E
E
TM
– Entire Array Protected When WP at V
IH
I
100,000 Program/Erase Cycles
I
100 Year Data Retention
I
8-Pin DIP, 8-Pin SOIC or 14-pin TSSOP
I
"Green" Package Options Available
Temperature Ranges
DESCRIPTION
The CAT24WC128 is a 128K-bit Serial CMOS E
2
PROM
internally organized as 16384 words of 8 bits each.
Catalyst’s advanced CMOS technology substantially
reduces device power requirements. The
CAT24WC128 features a 64-byte page write buffer.
The device operates via the I
2
C bus serial interface and
is available in 8-pin DIP, 8-pin SOIC or 14-pin TSSOP
packages.
PIN CONFIGURATION
DIP Package (P, L)
NC
NC
NC
VSS
1
2
3
4
8
7
6
5
VCC
WP
TSSOP Package (U14, Y14)
SCL
VCC
1
14
NC
SDA
NC
WP
13
2
NC
NC
12
3
NC
NC
NC
VSS
4
5
6
7
11
10
9
8
NC
NC
SCL
SDA
BLOCK DIAGRAM
EXTERNAL LOAD
DOUT
ACK
VCC
VSS
WORD ADDRESS
BUFFERS
COLUMN
DECODERS
512
SDA
START/STOP
LOGIC
SENSE AMPS
SHIFT REGISTERS
SOIC Package (J, W, K, X)
NC
NC
NC
VSS
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
XDEC
WP
CONTROL
LOGIC
256
EEPROM
256X512
PIN FUNCTIONS
Pin Name
SDA
SCL
WP
V
CC
V
SS
Function
Serial Data/Address
Serial Clock
Write Protect
+1.8V to +6V Power Supply
Ground
SCL
STATE COUNTERS
HIGH VOLTAGE/
TIMING CONTROL
DATA IN STORAGE
* Catalyst Semiconductor is licensed by Philips Corporation to carry the I
2
C Bus Protocol.
© 2004 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
1
Doc. No. 1038, Rev. D
学信号的不知道奥本海姆你就OUT了,这次见到真人了~~~
在西安进行的2011 TI教育者年会上,有幸见到了这位大师级的人物,同时也被这么执着于技术的前辈感动着。75900TI 首席科学家方进与奥本海姆7590175902759037590475905...
绿茶 TI技术论坛
msp430学习
大学时用msp430做过毕业设计,现在希望进一步学习,不知道这个TI MSP-EXP430FR5739实验板套件是否可以满足学习要求?...
wlzeagle 微控制器 MCU
DBT Warning 00135:Cannot set breakpoints in literal pools
又来麻烦大家了,我的平台是S3C2442,在用AXD和JTAG仿真调试bootloader时,遇到如题问题;用的代理是H-JTAG。 同时反汇编后: b ResetHandler dci 0xffffffff ; ? undefin ......
goout 嵌入式系统
开发一个A/D采集系统
开发一个A/D采集系统 对板卡采集到的2个通道的开关量信号进行实时显示控制,对板卡采集到的A/D数据保存到存储器,然后对采集的数据回放显示分析。上位机主要完成:1.向下位机发送命令,如上升 ......
alltest168 单片机
WINDOWS NDIS 驱动开发
我想设计一个应用程序和NDIS驱动通信,具体是:将匹配规则传入NDIS驱动,只对符合目标的进行截包(这个passthru的例子已经提供),将截取的报文送到应用程序(这里需要应用程序和驱动,请问要用什么方法 ......
hbsunny78 嵌入式系统
500分+现金酬谢 gprs拨号问题
gprs拨号成功后出现7E 21 45 00 01 48 0F CE 00 00 80 11 14 FE 0A 76 0A 64 FF FF FF FF 00 44 00 43 01 34 47 DD 01 08 06 00 E6 F1 F3 9D 06 00 00 00 0A 76 0A 64 00 00 00 00 00 00 00 00 ......
chna0410 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1073  2666  2079  1593  595  22  54  42  33  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved