电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC729M000DGR

产品描述LVDS Output Clock Oscillator, 729MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SC729M000DGR概述

LVDS Output Clock Oscillator, 729MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC729M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率729 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
芯航线FPGA教程手册V1.09。小梅哥文集。主要介绍开发中的各种经验和操作,适合作为...
重要的事情说三遍: 回帖有积分奖励哦回帖有积分奖励哦回帖有积分奖励哦 芯航线FPGA教程手册V1.09。包含nios和verilog相关经验介绍。主要介绍开发中的各种经验和操作,适合作为技术手册使用。 ......
小梅哥 FPGA/CPLD
各位大哥大姐帮帮忙吧,急救啊!在线等待
计算机体系与结构! 运用存储系统设计和分析方面的知识描述和分析奔腾4的高速缓存和虚拟存储机制!...
samhesam 嵌入式系统
为什么ATmega16 低电平输出2.6v左右
为什么ATmega16 低电平输出2.6v左右,新手求指点。...
liwei212300 Microchip MCU
出师表译
你亮叔我跟你讲几句:你爸当年出来混,半道上就给挂了;现在地盘又分成三块了,益州好像咱也罩不住了,这世道眼瞅着要杯具了。但是你爸留下的保镖还很忠心啊,出去砸场的那些二杆子也都不想要命 ......
simonprince 聊聊、笑笑、闹闹
干货|巧用PCB分层堆叠控制EMI辐射
解决EMI问题的办法很多,现代的EMI抑制方法包括:利用EMI抑制涂层、选用合适的EMI抑制零配件和EMI仿真设计等。本文从最基本的PCB布板出发,讨论PCB分层堆叠在控制EMI辐射中的作用和设计技巧。 ......
charmfaith PCB设计
【OPA388】体验二: 实测运放输入偏移电压及输入电压噪声
TI新出的这款高精度零漂移运放OPAx388突出的亮点主要是超低的输入偏移电压,典型0.25uV,最大5uV;超低的温度漂移: ±0.005μV/°C;以及非常低的输入电压噪声,0.1~10HZ仅140nVpp典 ......
jackfrost 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 720  18  1768  2049  1632  49  10  39  20  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved