电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FB183M000DGR

产品描述LVDS Output Clock Oscillator, 183MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FB183M000DGR概述

LVDS Output Clock Oscillator, 183MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FB183M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率183 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【问TI】 C280X系列发现进行GPIO口配置初始化后,会自动变成低电平
最近做PWM,无意发现上电PWM默认输出高电平,但是进行GPIO口配置初始化后(设置上拉电阻和GPIO口做PWM输出口后),端口会自动变成低电平。这是哈原因?初始化是否有先后顺序要求。...
安_然 微控制器 MCU
LMX2592的寄存器控制
我用TI的LMX2592芯片产生5G的时钟信号,用FPGA对其寄存器进行控制,使用的是SPI的方式。硬件是自己设计的,测量了芯片的供电在指定的范围内。但就是读不出寄存器里的数据。SPI的控制时序如下图 ......
yangyang_l TI技术论坛
SQLCE连接数据库遇到的问题。错误80040E21
用SQLCE在WINCE6上远程连接服务器SQL2000数据库。 两个例子代码。 第一个是演示ISSCERDA->SubmitSQL这个方法的。参数配置: _T("http://192.168.1.77/sqlce/sqlcesa30.dll") _T("provider ......
zhaoxu001 嵌入式系统
发起LM4F232开发板团购吧
版主,热切期望组织LM4F232开发板团购...
lonlmjs 微控制器 MCU
【创意设计】--DIY USB人体感应小夜灯;
自己DIY的USB人体感应小夜灯,主要应用在厕所、墙柜等黑暗处,比如凌晨起床上厕所时,直接去就能照明,且亮度要求不是很高场合; 而且每个人手上都会有一个手机充电的,直接用就可以,模块分为 ......
DavidZH 创意市集
MXCHIP+测试Wifi例程的注意事项
本帖最后由 ltbytyn 于 2014-12-28 14:45 编辑 1、开始下载boot,能连接上,一下载总是失败(先擦除下整个芯也不行,Jlink下载boot过程,Boot开关拨到“H”)。没办法只能点“Yes”,结果下载 ......
ltbytyn 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1222  688  621  2609  1518  41  13  17  23  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved