电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NA866M000DGR

产品描述LVDS Output Clock Oscillator, 866MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NA866M000DGR概述

LVDS Output Clock Oscillator, 866MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NA866M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率866 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【nucleo-32】开发环境初尝试I--mbed似乎不行
本帖最后由 johnrey 于 2016-3-10 15:46 编辑 开发环境无非就是设备驱动和编译程序。首先我们来安装驱动,官网上可以下载。一个虚拟U盘是自动识别的, 233001 不过调试器和另一个未知设备 ......
johnrey stm32/stm8
请问如果30层的PCB,共有多厚?
来自EEWORLD合作群:arm linux fpga 嵌入0(49900581)...
IC-若尘 PCB设计
使用一个 LDO 为双电源运算放大器电路供电
设计注意事项 1. 根据共模、输出摆幅和线性开环增益规格,确定运算放大器的线性范围。 2. 设置可调 LDO 输出来匹配运算放大器的线性范围。 3. 根据温度性能选择 X7R 电容器。 4. 在负电源不 ......
qwqwqw2088 模拟与混合信号
求助,MPU6050运行一段时间后死机无数据输出
为什么MPU6050一开始数据输出经过校正后是对的,和单片机连接后烧程序进去两天了都可以正常工作,但是突然间数据输出就一直不变而且不是正确的加速度,这是为什么呢, 我用逻辑分析仪测试了一 ......
西伯利亚狼8572 单片机
我们经常会用到不同封装的MOS,那我想问DPAK和D2PAK的封装的MOS有什么区别呢?
以下是我查到的一些资料,但在在实际的MOS应用中,我发现这两种封装的热阻值是相同的,那他们除了尺寸的区别,其他有啥区别呢? 我查了两种datasheet,发现尺寸小的反而电流值以及耐 ......
小太阳yy 开关电源学习小组
智能楼宇电梯呼叫系统(8路也行)
各位,谁可以帮帮我啊 ~~~~~毕业设计的...
hnylydp 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2521  1460  1214  405  292  12  31  3  42  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved