电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

FAE203-A01

产品描述Audio Tuner
产品类别其他集成电路(IC)    消费电路   
文件大小67KB,共2页
制造商Mitsumi Electric Co Ltd
下载文档 详细参数 全文预览

FAE203-A01概述

Audio Tuner

FAE203-A01规格参数

参数名称属性值
厂商名称Mitsumi Electric Co Ltd
包装说明,
Reach Compliance Codeunknown
商用集成电路类型AUDIO TUNER
JESD-30 代码R-XXMA-X
封装主体材料UNSPECIFIED
封装形状RECTANGULAR
封装形式MICROELECTRONIC ASSEMBLY
认证状态Not Qualified
表面贴装NO
端子形式UNSPECIFIED
端子位置UNSPECIFIED

文档预览

下载PDF文档
MITSUMI
Compact, AM/FM Electronic Tuner for Popular Class Home Stereo
FAE203-A01
AM/FM Electronic Tuners
FEATURES
1. Compact, AM/FM combined tuner.
2. Applicable to home radio receivers and
stereo units most suitably.
3. Detection, demodulation, and PLL circuits are
provided.
SPECIFICATIONS
Item
Supply Voltage
Current Consumption
Tuning Range
Input Impedance
Center IF
FAE203-A01
FM
12V
90mA max.
87.5~108MHz
75Ω unbalanced, 300Ω balanced
10.7MHz
±50kHz variation possible
depending on IC selected
25dBµ max. (12dBµ typ.)
S/N 50dB
30dB min. (mono)
60dB min. (mono)
65dB min. (mono)
-1dBm min. 3dBm max.
34dB min. (19kHz LPF ON)
AM
12V
90mA max.
530~1710kHz
———
450kHz
54dBµ max. (48dBµ typ.)
S/N 20dB, at 1050kHz
30dB min.
45dB min.
45dB min.
-14dBm min.
———
Usable Sensitivity
Image Rejection
IF Rejection
S/N Ratio
Output Level
Separation
*
Note
Specifications subject to change without notice.
【短时天气预报系统】outdoor装置基本设计与实现
本帖最后由 ljj3166 于 2021-6-6 17:50 编辑 周末,撸一贴 来看看室外端装置的设计 基本硬件框架,上灵魂画作 542414 撸了一板,大概长这个样子 542415 ......
ljj3166 能源基础设施
TMS320C6678 多核定点和浮点数字信号处理器
The TMS320C6678 DSP is a highest-performance fixed/floating-point DSP that is based on TI's KeyStone multicore architecture. Incorporating the new and innovative C66x DSP core, ......
fish001 微控制器 MCU
用西门子PLC S7-200实现工作小时计(转)
工作小时累计是工程机械设备一个必备的功能。一方面它是企业与客户之间履行保修条款的重要的数字证据;另一方面也是用户施工结算的有效工作数据。传统的小时计大都是电磁机械式的,也有用液晶式 ......
aq2 工业自动化与控制
evc4.0如何在一个dialog上添加一个菜单栏
我在oncreate函数里面添加没用.好象不支持 setmenu();不会做,请大侠帮忙...
sungt 嵌入式系统
请教:一个无线接收解码模块
请教:一个无线接收解码模块,最多可以带多少个无线发射编码模块?如果两个无线发射模块同时按下,且只有一个发射模块,请问会出现什么问题?】...
lzscws 微控制器 MCU
询问一个输出延时的问题,VERILOG的
时钟频率为1MHZ,要求得到三个输出脉冲,分别任firen1 firen2 firen3,三个脉冲的周期都为20ms,占空比1:2。其中firen2对于firen延时30°,firen3对于firen2 延时30°。如何用verilog hdl实现?...
eeleader-mcu FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2844  2518  429  2491  683  53  11  41  50  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved