电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BA721M000DG

产品描述LVDS Output Clock Oscillator, 721MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BA721M000DG概述

LVDS Output Clock Oscillator, 721MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BA721M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率721 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
2011年LED照明市场与技术概览
绿色照明应用热潮已经到来,LED照明则成为不可逆转的趋势。2012年,日本将全面禁用白炽灯,东芝照明技术更是决定在2012年之前停产普通白炽灯泡,关闭全部生产线。台湾地区相关部门也宣布,截至2 ......
jack123 LED专区
LPC11C14用定时器输出可变频率有问题
本帖最后由 zzgezi 于 2016-3-28 08:51 编辑 大家好,请教大家一个问题。最近用LPC11C14做一个项目,有一部分功能是:用AD采集0—2.5V电压,转换为200—1000Hz频率输出。频率输出我用32位定 ......
zzgezi NXP MCU
【IEEE推荐DIY】用树莓派和Kindle设计自行车电脑--EEWORLD大学堂
IEEE推荐DIY:用树莓派和Kindle设计自行车电脑:https://training.eeworld.com.cn/course/1974一个树莓派和Kindle就能提供你的自行车之旅所需的重要信息。传统的自行车计算机显示的信息是当前的 ......
chenyy 汽车电子
ADC 硬件过采样和软件过采样有什么区别?
ADC 硬件过采样和软件过采样有什么区别? 之前对 M3 ADC 采样过程中,发现值比较飘,所以想采用过采样,不知道这两种有什么区别。...
Study_Stellaris 微控制器 MCU
FPGA的学习及设计中的注意事项V.1.pdf
FPGA的学习及设计中的注意事项V.1.pdf ...
zxopenljx FPGA/CPLD
菜鸟请教 谁能帮我解释下这小段延时子程序
跪求高手 大致解释下每一行是干什么可以么? 万分感谢!! :( ------------------------------------------------- DELAY: ......
uknow424 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1445  2270  1201  2172  2166  44  36  50  56  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved