电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB466M000DGR

产品描述LVPECL Output Clock Oscillator, 466MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB466M000DGR概述

LVPECL Output Clock Oscillator, 466MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB466M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率466 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
学ARM是不是要先会操作系统啊
我不是学软件专业的,操作系统那本书看了半章就看不下去了 。。。这样还能学ARM吗...
yuri715 ARM技术
申请试用xilinx Spartan-6 LX9 FPGA开发板
后期和大家交流Spartan-6的相关开发技巧,望高手们都来关注哦......
Crazy_HUA FPGA/CPLD
单色液晶屏的功耗问题
经常有客户会问我们液晶屏功耗的问题,但是很多时候客户到处问得到的答案却相差很多,罗姆液晶作为一个专业的生产厂家,正好借此机会回答下这个问题。 单色液晶屏的功耗通常和4个要素有关( ......
罗姆液晶技术站 综合技术交流
msp430并口仿真器改造问题求解
本帖最后由 paulhyde 于 2014-9-15 03:49 编辑 各位大侠: 小弟正在学习430单片机,手头现有一给25针并口仿真器,但电脑上没有这个口只有串口、USB。所以想改造下这个并口的仿真器 大侠们 ......
firemans 电子竞赛
按键中断
#include void main( void ) { P1DIR = 0Xff;P1OUT = 0Xff; //初始化IO口时加了这一句 不按按键也直接进中断了,去掉这一句中断又正常了,这是为什么? P2DIR = 0XFF;P2OUT = 0XFF ......
ljk926 微控制器 MCU
行业专家同论产业大势
据统计,蓝牙技术有50%用于手机的内嵌及捆绑,有30%用于蓝牙耳机,总共有80%的蓝牙产品与手机相关,可以说,蓝牙与手机已是一对密不可分的“情人”(参见谭贻国先生《蓝牙是手机的情人》一文) ......
alexa 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2384  2764  1445  573  2929  8  14  32  18  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved