电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX32-PBGG329

产品描述Field Programmable Gate Array, 2880 CLBs, 32000 Gates, 240MHz, CMOS, PBGA329, ROHS COMPLIANT, PLASTIC, BGA-329
产品类别可编程逻辑器件    可编程逻辑   
文件大小488KB,共64页
制造商Microsemi
官网地址https://www.microsemi.com
标准
下载文档 详细参数 全文预览

A54SX32-PBGG329概述

Field Programmable Gate Array, 2880 CLBs, 32000 Gates, 240MHz, CMOS, PBGA329, ROHS COMPLIANT, PLASTIC, BGA-329

A54SX32-PBGG329规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Microsemi
包装说明BGA,
Reach Compliance Codecompliant
其他特性CAN ALSO BE OPERATED AT 5V; 48000 SYSTEM GATES ALSO AVAILABLE
最大时钟频率240 MHz
CLB-Max的组合延迟0.9 ns
JESD-30 代码S-PBGA-B329
JESD-609代码e1
长度31 mm
湿度敏感等级3
可配置逻辑块数量2880
等效关口数量32000
端子数量329
最高工作温度70 °C
最低工作温度
组织2880 CLBS, 32000 GATES
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装形状SQUARE
封装形式GRID ARRAY
峰值回流温度(摄氏度)250
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度2.7 mm
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Silver/Copper (Sn/Ag/Cu)
端子形式BALL
端子节距1.27 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间40
宽度31 mm

文档预览

下载PDF文档
v3.2
SX Family FPGAs
u e
Leading Edge Performance
320 MHz Internal Performance
3.7 ns Clock-to-Out (Pin-to-Pin)
0.1 ns Input Setup
0.25 ns Clock Skew
Features
66 MHz PCI
CPLD and FPGA Integration
Single-Chip Solution
100% Resource Utilization with 100% Pin Locking
3.3 V and 5.0 V Operation with 5.0 V Input Tolerance
Very Low Power Consumption
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Debug Capability
with Silicon Explorer II
Boundary Scan Testing in Compliance with IEEE
Standard 1149.1 (JTAG)
Secure Programming Technology Prevents Reverse
Engineering and Design Theft
Specifications
12,000 to 48,000 System Gates
Up to 249 User-Programmable I/O Pins
Up to 1,080 Flip-Flops
0.35 µ CMOS
SX Product Profile
Device
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Register Cells (Dedicated Flip-Flops)
Maximum User I/Os
Clocks
JTAG
PCI
Clock-to-Out
Input Setup (external)
Speed Grades
Temperature Grades
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
PBGA
FBGA
A54SX08
8,000
12,000
768
512
256
130
3
Yes
3.7 ns
0.8 ns
Std, –1, –2, –3
C, I, M
84
208
100
144, 176
144
A54SX16
16,000
24,000
1,452
924
528
175
3
Yes
3.9 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
176
A54SX16P
16,000
24,000
1,452
924
528
175
3
Yes
Yes
4.4 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
144, 176
A54SX32
32,000
48,000
2,880
1,800
1,080
249
3
Yes
4.6 ns
0.1 ns
Std, –1, –2, –3
C, I, M
208
144, 176
313, 329
June 2006
© 2006 Actel Corporation
i
See the Actel website for the latest version of the datasheet.
SSD1963初始化参数讨论
SSD1963初始化的一些参数: unsigned int HDP=799; //Horizontal Display Period unsigned int HT=1000; //Horizontal Total unsigned int HPS=51; //LLINE Pulse Start Position unsig ......
xujiangyu0619 PCB设计
想深入学习PCB技术,求分享经验
之前学过AD09,但只是了解基本操作,想学习实用的PCB技术,求推荐教程和书籍, 大神们都是怎么学习PCB的呢,求分享经验...
flashtt PCB设计
MSP430X14X头文件中文注解
MSP430X14X头文件中文注解 297664 ...
fish001 微控制器 MCU
请问,那个差分信号是如何在电子系统中传输的?例如在PC 主板中的许多差分信号是如何传输的??
请问,那个差分信号是如何在电子系统中传输的?例如在PC 主板中的许多差分信号是如何传输的??...
xiaoyuanhb09 嵌入式系统
MSP-EXP430FR5739实验板套件团购
再次感谢EEWORLD给我们提供了这么超值的团购!同时也期待着牛人们能多分享下自己的经验。对一个新用这个系列的单片机的人来说,主要想知道下,系统时钟、中断等基本功能怎么实现,英文资料难啃 ......
nqyijian 微控制器 MCU
Dsp Builder 设计初步
我在做dsp builder初步设计的过程中,使用matlab中的simulink生成VHDL代码,然后通过modelsim进行仿真设计,过程中遇到很多的bug,这是我一周以来所解决的问题的一个小结,供大家来参考一下~ ...
小羊咩咩 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 919  2322  2846  309  854  19  47  58  7  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved