电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NC1074M00DG

产品描述LVDS Output Clock Oscillator, 1074MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NC1074M00DG概述

LVDS Output Clock Oscillator, 1074MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NC1074M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1074 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【招聘】济南高新区集成电路公司招聘
RF/模拟电路设计工程师 (2名)职位描述 1、负责RF模拟与混合信号IC的设计工作,电路结构确定、仿真和验证 2、设计版图布局,并协助版图工程师进行版图设计,确保版图达到电路设计的要求 ......
uwb11n 求职招聘
FPGA助力芯片成本降低,ASIC会否坐以待毙?
FPGA(现场可编程逻辑器件)产品近几年的演进趋势越来越明显:一方面,FPGA供应商致力于采用当前最先进的工艺来提升产品的性能,降低产品的成本;另一方面,越来越多的通用IP(知识产权)或客户 ......
interview FPGA/CPLD
D 类放大器的工作原理及拓扑结构
本文将解释各种类型音频放大器之间的差异,详细介绍 D 类放大器的工作原理,并说明它们如何提高能效以及降低功率要求和缩小尺寸。 对于手持设备和便携式物联网设备而言,所采用的音频电路 ......
Jacktang 模拟与混合信号
有偿求一个脉搏计数器程序
求一个脉搏计数器程序,板子是TM4C123GXL,传感器是HK-2000B+,计数结果用数码管显示; (1) 实现在1min或0.5min内测量脉搏数,并显示其数值; (2) 脉搏测量精度:≤±2次/分钟; (3) 人体脉 ......
zine 微控制器 MCU
行业内第一款大功率初级侧稳压IC诞生了
中国电力电子产业网讯:随着科技的进步,电力电子行业得到了飞速的发展,各相关企业也在不断的研发新的产品,一些新品陆续面世,行业内第一款大功率初级侧稳压IC诞生了。  “PI的核心技术就是 ......
aipoul TI技术论坛
VFPv3,VFPv3-D16,NEONv1哪个效率高.
VFPv3,VFPv3-D16,NEONv1哪个效率高,对于Cortex-A8而言. ...
cl17726 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2822  604  1775  1798  1012  39  57  42  33  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved