电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT24FC32PE-REV-D

产品描述EEPROM, 4KX8, Serial, CMOS, PDIP8, PLASTIC, DIP-8
产品类别存储    存储   
文件大小628KB,共11页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
下载文档 详细参数 全文预览

CAT24FC32PE-REV-D概述

EEPROM, 4KX8, Serial, CMOS, PDIP8, PLASTIC, DIP-8

CAT24FC32PE-REV-D规格参数

参数名称属性值
是否Rohs认证不符合
零件包装代码DIP
包装说明DIP,
针数8
Reach Compliance Codeunknow
ECCN代码EAR99
最大时钟频率 (fCLK)0.4 MHz
JESD-30 代码R-PDIP-T8
JESD-609代码e0
长度9.59 mm
内存密度32768 bi
内存集成电路类型EEPROM
内存宽度8
功能数量1
端子数量8
字数4096 words
字数代码4000
工作模式SYNCHRONOUS
最高工作温度125 °C
最低工作温度-40 °C
组织4KX8
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
并行/串行SERIAL
峰值回流温度(摄氏度)240
认证状态Not Qualified
座面最大高度4.57 mm
串行总线类型I2C
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)2.5 V
标称供电电压 (Vsup)3 V
表面贴装NO
技术CMOS
温度等级AUTOMOTIVE
端子面层TIN LEAD
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度7.62 mm
最长写入周期时间 (tWC)5 ms
Base Number Matches1

文档预览

下载PDF文档
CAT24FC32
32K-Bit I
2
C Serial CMOS EEPROM
FEATURES
I
Fast mode I
2
C bus compatible*
I
Max clock frequency:
I
Industrial and extended
temperature ranges
I
Write protect feature
I
1,000,000 program/erase cycles
I
100 year data retention
- 400KHz for VCC=2.5V to 5.5V
I
Schmitt trigger filtered inputs for noise suppression
I
Low power CMOS technology
I
32-byte page write buffer
I
Self-timed write cycle with auto-clear
– entire array protected when WP at V
IH
I
8-pin DIP, 8-pin SOIC (JEDEC), 8-pin SOIC
(EIAJ), 8-pin TSSOP and TDFN packages
DESCRIPTION
The CAT24FC32 is a 32K-bit Serial CMOS EEPROM
internally organized as 4,096 words of 8 bits each.
Catalyst’s advanced CMOS technology substantially
reduces device power requirements. The CAT24FC32
features a 32-byte page write buffer. The device oper-
ates via the I
2
C bus serial interface and is available in 8-
pin DIP, SOIC and TDFN packages.
PIN CONFIGURATION
DIP Package (P, L, GL)
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
TDFN Package (RD2, ZD2)
A0
1
A1
2
A2
3
VSS
4
8
VCC
7
WP
SOIC Package
(J, W, K, X, GW, GX)
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
PIN FUNCTIONS
Pin Name
A0, A1, A2
SDA
SCL
WP
V
CC
V
SS
NC
i
D
c
s
VCC
WP
SCL
SDA
A0
A1
A2
VSS
TSSOP Package (U, Y, GY)
1
2
3
4
8
7
6
5
n
o
(Top View)
6
SCL
5
SDA
i
t
WP
SCL
SDA
u
n
VCC
VSS
SDA
WP
BLOCK DIAGRAM
EXTERNAL LOAD
d
e
DOUT
ACK
START/STOP
LOGIC
CONTROL
LOGIC
a
P
t
r
SENSE AMPS
SHIFT REGISTERS
WORD ADDRESS
BUFFERS
COLUMN
DECODERS
256
VCC
XDEC
128
EEPROM
128X256
Function
DATA IN STORAGE
Address Inputs
Serial Data/Address
Serial Clock
Write Protect
+2.5V to +5.5V Power Supply
Ground
SCL
A0
A1
A2
STATE COUNTERS
SLAVE
ADDRESS
COMPARATORS
HIGH VOLTAGE/
TIMING CONTROL
No Connect
* Catalyst Semiconductor is licensed by Philips Corporation to carry the I
2
C Bus Protocol.
© 2005 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
1
Doc. No. 1092, Rev. J
zigbee协议描述specification v1.0
zigbee协议描述specification v1.0...
lorant 无线连接
高压变频器在尾矿输送系统改造中的应用
摘要:分析了尾矿输送系统中的能源浪费现象,提出了选用高压变频器对初级泵站的改造方案。介绍了高压变频器在尾矿输送中的设计与应用,并对其方案进行了可行性及经济效益的分析论证。 关键 ......
zbz0529 电源技术
TI源码对TMS320f28335中断机制的进一步理解
因为TI官方给出的28335的例子中,对中断向量表的定义为 // Define Vector Table: struct PIE_VECT_TABLE { // Reset is never fetched from this table. // It will always be fetched from ......
Aguilera 微控制器 MCU
【MXCHIP Open1081】wifi技术在智能停车中应用
本帖最后由 ycdhonker 于 2014-12-8 19:21 编辑 从EEworld获得了Open1081的使用机会,我想做一个基于wifi智能停车系统,系统分为传感器端和服务器端,这里的服务器端可以是基于PC机的 ......
ycdhonker 无线连接
高速 PCB 设计指南之二(一)
第一篇 高密度(HD)电路的设计 本文介绍, 许多人把芯片规模的BGA封装看作是由便携式电子产品所需的空间限制的 一个可行的解决方案,它同时满足这些产品更高功能与性能的要求。为便携式产品 ......
ohahaha PCB设计
WinCE里的Socket编程
想写一个聊天的程序,苦于不清楚socket的工作原理,请各位了解的大侠介绍下socket编程机制,不胜感激!!...
jhqianyuping 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 455  2891  268  2834  116  50  29  14  40  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved