UV PLD, 32ns, PAL-Type, CMOS, CDIP24, WINDOWED, CERDIP-24
参数名称 | 属性值 |
是否无铅 | 含铅 |
是否Rohs认证 | 不符合 |
厂商名称 | Altera (Intel) |
零件包装代码 | DIP |
包装说明 | WINDOWED, CERDIP-24 |
针数 | 24 |
Reach Compliance Code | unknown |
ECCN代码 | EAR99 |
其他特性 | MACROCELLS INTERCONNECTED BY GLOBAL BUS; 16 MACROCELLS; 2 EXTERNAL CLOCKS |
架构 | PAL-TYPE |
最大时钟频率 | 33.3 MHz |
JESD-30 代码 | R-GDIP-T24 |
JESD-609代码 | e0 |
专用输入次数 | 4 |
I/O 线路数量 | 16 |
输入次数 | 20 |
输出次数 | 16 |
产品条款数 | 160 |
端子数量 | 24 |
最高工作温度 | 70 °C |
最低工作温度 | |
组织 | 4 DEDICATED INPUTS, 16 I/O |
输出函数 | MACROCELL |
封装主体材料 | CERAMIC, GLASS-SEALED |
封装代码 | DIP |
封装等效代码 | DIP24,.3 |
封装形状 | RECTANGULAR |
封装形式 | IN-LINE |
峰值回流温度(摄氏度) | NOT SPECIFIED |
电源 | 5 V |
可编程逻辑类型 | UV PLD |
传播延迟 | 32 ns |
认证状态 | Not Qualified |
最大供电电压 | 5.25 V |
最小供电电压 | 4.75 V |
标称供电电压 | 5 V |
表面贴装 | NO |
技术 | CMOS |
温度等级 | COMMERCIAL |
端子面层 | Tin/Lead (Sn/Pb) |
端子形式 | THROUGH-HOLE |
端子节距 | 2.54 mm |
端子位置 | DUAL |
处于峰值回流温度下的最长时间 | NOT SPECIFIED |
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved