电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT71V421S35PF

产品描述Dual-Port SRAM, 2KX8, 35ns, CMOS, PQFP64, TQFP-64
产品类别存储    存储   
文件大小127KB,共14页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

IDT71V421S35PF概述

Dual-Port SRAM, 2KX8, 35ns, CMOS, PQFP64, TQFP-64

IDT71V421S35PF规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码QFP
包装说明LQFP, QFP64,.66SQ,32
针数64
Reach Compliance Codenot_compliant
ECCN代码EAR99

文档预览

下载PDF文档
HIGH SPEED 3.3V
2K X 8 DUAL-PORT
STATIC RAM WITH INTERRUPTS
.eatures
x
IDT71V321S/L
IDT71V421S/L
x
x
High-speed access
– Commercial: 25/35/55ns (max.)
– Industrial: 25ns (max.)
Low-power operation
– IDT71V321/IDT71V421S
Active: 325mW (typ.)
Standby: 5mW (typ.)
– IDT71V321/V421L
Active: 325mW (typ.)
Standby: 1mW (typ.)
Two
INT
flags for port-to-port communications
x
x
x
x
x
x
x
x
MASTER IDT71V321 easily expands data bus width to 16-
or-more-bits using SLAVE IDT71V421
On-chip port arbitration logic (IDT71V321 only)
BUSY
output flag on IDT71V321;
BUSY
input on IDT71V421
Fully asynchronous operation from either port
Battery backup operation—2V data retention (L only)
TTL-compatible, single 3.3V power supply
Available in 52-pin PLCC, 64-pin TQFP and STQFP
packages
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
.unctional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
(1,2)
I/O
0R
-I/O
7R
I/O
Control
BUSY
R
A
10R
A
0R
(1,2)
A
10L
A
0L
Address
Decoder
11
MEMORY
ARRAY
11
Address
Decoder
CE
L
OE
L
R/W
L
ARBITRATION
and
INTERRUPT
LOGIC
CE
R
OE
R
R/W
R
INT
L
(2)
INT
R
3026 drw 01
(2)
NOTES:
1. IDT71V321 (MASTER):
BUSY
is an output. IDT71V421 (SLAVE):
BUSY
is input.
2.
BUSY
and
INT
are totem-pole outputs.
AUGUST 2001
1
©2001 Integrated Device Technology, Inc.
DSC-3026/8
MSP430之串口的使用
功能描述:两个虚拟终端,430从B1接收字符输入,并将字符返回到B1,另外,将该字符通过红外发送给B2。红外采用555定时器进行调制,ir自解调40kHz。 懒了,直接上程序跟电路 程序: #include ......
qinkaiabc 微控制器 MCU
老外经典的 一句话笑话 (没关系,下面翻译更精彩)
、I asked God for a bike, but I know God doesn't work that way. So I stole a bike and asked for forgiveness. 开始我直接求帝哥赐辆自行车。 后来我琢磨帝哥办事儿不是这个路数。 于是 ......
银座水王 聊聊、笑笑、闹闹
【 低功耗】FPGA基础电路-模拟电路基础
全面的介绍了FPGA基础电路-模拟电路基础的相关知识。 本帖最后由 dream_byxiaoyu 于 2011-11-12 12:38 编辑 ]...
dream_byxiaoyu FPGA/CPLD
高速环境下FPGA或CPLD中的状态机设计
本文给出了采用这些技术的高速环境状态机设计的规范及分析方法和优化方法,并给出了相应的示例。 为了使FPGA或CPLD中的状态机设计满足高速环境要求,设计工程师需要认识到以下几点:寄存器 ......
aimyself FPGA/CPLD
使用WinDriver开发的采集卡驱动,在某主板上怪异的蓝屏问题
使用WinDriver开发的采集卡驱动,在德宝的一台老服务器的Intel服务器主板上测试,出现DMA操作蓝屏,好像是内存访问越界,指针位置漂了(尚不能确定)。在其他很多主板上均未发现此情况。 更 ......
mmy722 嵌入式系统
AT8952文档
26395...
TSB41 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 790  2781  2179  2923  577  16  56  44  59  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved