电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NA493M000DG

产品描述LVDS Output Clock Oscillator, 493MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NA493M000DG概述

LVDS Output Clock Oscillator, 493MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NA493M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率493 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
IoConnectInterrupt的问题
我使用下面的一段代码来实现对键盘中断的挂载: MappedIrq = HalGetInterruptVector(Internal, 0, 0, 1, &Dirql, &Affinity); Status = IoConnectInterrupt(&KbdInterrupt, ......
msucl 嵌入式系统
请问浪淘沙,H-JTAG4.4怎么没有ST公司的ARM
我安装H-JTAG4.4后,为什么在H-Flash内看不到ST公司的ARM,NXP.ti,ATMEL,上面都有,难道H-JTAG不支持?谢谢...
280440616 stm32/stm8
问个宏定义的问题:
来自EEWORLD合作群:arm linux fpga 嵌入0(49900581)群主:wangkj...
梦之路 嵌入式系统
求教关于wince看门狗的问题
大家好,我是第一次来到eeworld,有各问题困惑了我很久,希望大家帮忙解答一下,我是在AT91SAM9260的板子上面跑wince系统的,AT91SAM9260内部有个硬件看门狗定时器,我在OAK层的watchdong目录下 ......
woshiguizi 嵌入式系统
CE6.0无法创建OSDesign?大家帮忙看下。
CE6.0是按照步骤安装的,补丁也打了。 只是安装完之后,打开VS2005,新建一个项目OSdesign,就出现错误,我全部抄下来如下: The global default build tree (WINCEROOT) has not been set, or ......
javasy 嵌入式系统
关于定时器A的初值设定问题
本来是要得到一个周期为15.625ms的波形,选用的是32768的ACLK。 计算过程如下:512/32768=15.625ms。但是程序却是这么定义的。为什么要减一啊? TACCR0 = 512 - 1; // PWM周期...
今天下雨了 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1220  1412  2870  2845  326  3  35  55  10  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved