电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QA1320M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1320MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QA1320M00DGR概述

CMOS/TTL Output Clock Oscillator, 1320MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QA1320M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1320 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【求助】DELPHI如何调用SYS文件
我现在要用delphi调用一个.SYS文件,实现delphi与SYS文件之间的通信。思想是:SYS文件是一个编译好了的驱动文件,不过它并不与硬件相关联,它不是一个硬件驱动,相当于一个“软硬件驱动”。例如 ......
aweyfan 嵌入式系统
12V双路输出电源适配器
请问,有没有见过或者用过12V双路输出电源适配器,用来给两个板块同时供电 ...
xiaoxiao2211 模拟电子
今早看到的两个新闻,感觉有意思:自动驾驶哪些取哪些舍?CAN总线还有什么不能改?
实现安全自动驾驶,有舍有取才是关键 根据IIHS在2016年的一项研究,自动制动系统将追尾事故减少了约40%,而碰撞预警系统将追尾事故减少了23%。为了把驾驶辅助推向4级甚至5级自动驾驶,并把 ......
soso 汽车电子
一种小型直流电磁铁的结构设计
从电磁铁结构形式的选择、磁极形状的选择、铁心的设计、线圈的设计、控制部分的设计等方面介绍了一种小型直流电磁铁的结构设计方法,提出了一种电磁铁设计新思路. 30829...
huaqi123 工业自动化与控制
一个不入流的联网时钟
本帖最后由 lcofjp 于 2017-4-16 12:56 编辑 我最近又是闲的蛋疼,开始折腾电子时钟了,这个电子时钟在电子界估计是属于难度倒数第二,倒数第一就是点灯啦,所以本文并没啥科技含量。今天的 ......
lcofjp DIY/开源硬件专区
检测并强化对非侵入式篡改的攻击
作者:Akshay Mehta,Sreenivasa Kallikuppa为最大限度地提高效率,电力公司供应商必须尽量减少发电和客户分布之间的能量损失。这些损失的一部分包括非技术性损失,例如盗电造成的损失。一些最 ......
alan000345 TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 44  2632  1162  2776  887  38  9  33  19  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved