电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

NAND512W3A1CZA1E

产品描述Flash, 64MX8, 12000ns, PBGA63, 8.50 X 15 MM, 1 MM HEIGHT, 0.80 MM PITCH, VFBGA-63
产品类别存储    存储   
文件大小150KB,共5页
制造商Numonyx ( Micron )
官网地址https://www.micron.com
下载文档 详细参数 全文预览

NAND512W3A1CZA1E概述

Flash, 64MX8, 12000ns, PBGA63, 8.50 X 15 MM, 1 MM HEIGHT, 0.80 MM PITCH, VFBGA-63

NAND512W3A1CZA1E规格参数

参数名称属性值
厂商名称Numonyx ( Micron )
零件包装代码BGA
包装说明BGA,
针数63
Reach Compliance Codeunknown
ECCN代码3A991.B.1.A
最长访问时间12000 ns
JESD-30 代码R-PBGA-B63
JESD-609代码e1
内存密度536870912 bit
内存集成电路类型FLASH
内存宽度8
功能数量1
端子数量63
字数67108864 words
字数代码64000000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织64MX8
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装形状RECTANGULAR
封装形式GRID ARRAY
并行/串行PARALLEL
峰值回流温度(摄氏度)260
编程电压3 V
认证状态Not Qualified
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)2.7 V
标称供电电压 (Vsup)3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层TIN SILVER COPPER
端子形式BALL
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED

文档预览

下载PDF文档
NAND FLASH
528 Byte, 264 Word Page Family
128 Mbit, 256 Mbit, 512 Mbit, 1 Gbit (x8/x16)
1.8V, 3V Supply Flash Memories
DATA BRIEFING
FEATURES SUMMARY
s
HIGH DENSITY NAND FLASH MEMORIES
– Up to 1 Gbit memory array
– Up to 32Mbit spare area
– Cost effective solutions for mass storage ap-
plications
s
Figure 1. Packages
NAND INTERFACE
– x8 or x16 bus width
– Multiplexed Address/ Data
– Pinout compatibility for all densities
TSOP48
12 x 20 mm
s
SUPPLY VOLTAGE
– 1.8V device: V
CC
= 1.65 to 1.95V
– 3.0V device: V
CC
= 2.7 to 3.6V
FBGA
s
PAGE SIZE
– x8 device: (512 + 16 spare) Bytes
– x16 device: (256 + 8 spare) Words
VFBGA63 8.5x15x1 mm
TFBGA63 8.5x15x1.2 mm
VFBGA63 9x11x1 mm
s
BLOCK SIZE
– x8 device: (16K + 512 spare) Bytes
– x16 device: (8K + 256 spare) Words
s
AUTOMATIC PAGE 0 READ AT POWER-UP
OPTION
– Boot from NAND support
– Automatic Memory Download
s
PAGE READ / PROGRAM
– Random access: 12µs (max)
– Sequential access: 50ns (min)
– Page program time: 200µs (typ)
s
s
SERIAL NUMBER OPTION
HARDWARE DATA PROTECTION
– Program/Erase locked during Power transi-
tions
s
COPY BACK PROGRAM MODE
– Fast page copy without external buffering
CACHE PROGRAM MODE
– Internal Cache Register to improve the pro-
gram throughput
s
s
DATA INTEGRITY
– 100,000 Program/Erase cycles
– 10 years Data Retention
s
FAST BLOCK ERASE
– Block erase time: 2ms (Typ)
STATUS REGISTER
ELECTRONIC SIGNATURE
CHIP ENABLE ‘DON’T CARE’ OPTION
– Simple interface with microcontroller
s
DEVELOPMENT TOOLS
– Error Correction Code software and hard-
ware models
– Bad Blocks Management and Wear Leveling
algorithms
– PC Demo board with simulation software
– File System OS Native reference software
– Hardware simulation models
s
s
s
August 2003
For further information please contact the STMicroelectronics distributor nearest to you.
1/5
高速数字系统的串音控制
内容:在高频电路中,串音可能是最难理解和预测的,但是,它可以被控制甚至被消除掉。   随着切换速度的加快,现代数字系统遇到了一系列难题,例如:信号反射、延迟衰落、串音、和电磁兼容 ......
毛承玲 PCB设计
Nios II Blink 下载程序疑问
用了一个别人的Blink的程序,但是用Flash programmer下载的时候到了这一步,不知道是不是已经成功了,但是重启FPGA没有正常工作。 Info: Leaving target processor paused是算错误么。 19 ......
luooove FPGA/CPLD
请教WINCE下的camera的问题?
我现在正在做WINCE下的camera的视屏显示,输入是ITU-R BT656,2450上用的。如果底层提供给我一个接口,我要怎么做?一点头绪都没有。请各位指点一下。如果有做过的可不可以发点示例代码让我学习 ......
wolf365 嵌入式系统
TI教室进不去
90047 之前登录不是这个界面的,进行完中级考试提交,就出现这个界面了,除了第一个文本框,其他的都无法进行任何输入,这是怎么回事啊...
xqzl 微控制器 MCU
avr单片机烧写程序
我使用ISP下载时出现芯片无法擦除,使用智峰的软件,然后又买了一个JTAGice的下载器,可是使用AVRstudio没法烧写,,...
张彤 Microchip MCU
印制电路板的可靠性设计-去耦电容配置
在直流电源回路中,负载的变化会引起电源噪声。例如在数字电路中,当电路从一个状态转换为另一种状态时,就会在电源线上产生一个很大的尖峰电流,形成瞬变的噪声电压。配置去耦电容可以抑制因负 ......
yfee FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2636  2770  2622  1504  120  54  56  53  31  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved