电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MC299M000DG

产品描述LVPECL Output Clock Oscillator, 299MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MC299M000DG概述

LVPECL Output Clock Oscillator, 299MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MC299M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率299 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
大家有申请过TI的样片吗?
如果是学生是不是TI还得咨询学生所在院系,确认了个人信息,然后才能同意学生的申请?有知道的吗?...
w0a0n7g DSP 与 ARM 处理器
牛xx的小米手机Q1中国销量超iPhone
本帖最后由 jameswangsynnex 于 2015-3-3 19:53 编辑 根据最新的数据,小米手机2014年第一季度在中国的销量达1040万部,超过了苹果公司的iPhone。   2010年创立的小米采用了与苹果和三星截 ......
youkoo 消费电子
BBB频谱仪经验分享之频谱图绘制 续
洗了个澡,脑袋清醒了一些,又想起来还有个东西还没有写出来---频谱图绘制时使用的方法 做完波形绘制之后就开始折腾频谱图了。开始的时候也很困惑究竟要怎么使用FFT出来的数据画频谱图呢 上网 ......
airqj DSP 与 ARM 处理器
如何用数字示波器协助嵌入式软件开发
你的单片机电路板已经焊接好,正在通电调试。你发现一颗由单片机SPI总线控制的芯片工作不正常,用万用表测试电源电压正常,单片机时钟和复位应该正常,因为程序已经可以跑了,嗯,看来要检测一 ......
NeoScope 单片机
wince内核裁剪,有nk.bin,却没有生成nk.nb0,什么原因?哪里设置?请教,谢谢!
是不是还有哪里没有设置好?想烧到优龙fs2410 的板子里。 ...
liuxing168 嵌入式系统
为什么某些机器上系统会hang在IoCallDriver?只有重启,内附代码
NTSTATUS StartReadUrb( PDEVICE_EXTENSION Extension ) { // StartInterruptUrb // If the interrupt polling IRP is currently running, don't try to start // it again. ......
wangyihong 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1384  2796  540  2537  1280  49  27  38  2  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved