电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EC249M000DGR

产品描述LVPECL Output Clock Oscillator, 249MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EC249M000DGR概述

LVPECL Output Clock Oscillator, 249MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EC249M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率249 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
msp430F149驱动SJA1000可以吗?
msp430F149驱动SJA1000可以吗?小弟正在做CAN开发,不知道怎么用msp430设计CAN节点,求指导啊...
angusbest 微控制器 MCU
Nios Ⅱ移植uCOS-Ⅱ的资料或资料链接地址
Nios Ⅱ移植uCOS-Ⅱ的资料或资料链接地址,谢谢各位大神先:Laugh:...
guanglin FPGA/CPLD
放大电路中引入负反馈的一些原则
引入负反馈后对放大电路的性能有多方面的影响,其影响程度均与反馈深度 有关。通常引入反馈深度越大,对于电路性能的改善越好,如增益稳定性的提高,通频带的展宽,非线性失真的减小,输入电阻 ......
26979746 模拟电子
EEWORLD大学堂----TI Designs磁条卡读卡器方案介绍
TI Designs磁条卡读卡器方案介绍:https://training.eeworld.com.cn/course/116...
cuipin 嵌入式系统
月度优秀主题/回复活动第23期如期到来啦~~
活动由来: 为了鼓励和感谢大家在EEWORLD上分享,讨论,共同学习和进步,我们举办了EEWORLD“月月有奖,优秀主题/回复评选”活动!!活动从举行到现在,已经第21期啦!!感谢大家的支持和踊跃 ......
eric_wang 为我们提建议&公告
又是关于万利板串口通讯问题。请香版主帮忙看看。
我用万利板测试STM32官方USART的例子。用Hyperterminal_Interrupt的例程。已经能正确发送接收。但当我把收发的数据格式改成常用的 8,N,1。 USART_InitStructure.USART_WordLength=USAR ......
dsafasf stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2735  483  1704  1555  2587  57  52  56  48  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved