电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A42MX24-FTQ176MX39

产品描述Field Programmable Gate Array, 1890-Cell, CMOS, PQFP176,
产品类别可编程逻辑器件    可编程逻辑   
文件大小3MB,共115页
制造商Microsemi
官网地址https://www.microsemi.com
下载文档 详细参数 全文预览

A42MX24-FTQ176MX39概述

Field Programmable Gate Array, 1890-Cell, CMOS, PQFP176,

A42MX24-FTQ176MX39规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Microsemi
Reach Compliance Codeunknown
JESD-30 代码S-PQFP-G176
输入次数176
逻辑单元数量1890
输出次数176
端子数量176
最高工作温度125 °C
最低工作温度-55 °C
封装主体材料PLASTIC/EPOXY
封装代码QFP
封装等效代码QFP176,1.0SQ,20
封装形状SQUARE
封装形式FLATPACK
电源3.3,3.3/5,5 V
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
表面贴装YES
技术CMOS
温度等级MILITARY
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD

文档预览

下载PDF文档
5.1
40MX and 42MX FPGA Families
Fe a t ur es
High C apaci t y
Single-Chip ASIC Alternative
3,000 to 54,000 System Gates
Up to 2.5 kbits Configurable Dual-Port SRAM
Fast Wide-Decode Circuitry
Up to 202 User-Programmable I/O Pins
5.6 ns Clock-to-Out
250 MHz Performance
5 ns Dual-Port SRAM Access
100 MHz FIFOs
7.5 ns 35-Bit Address Decode
• Commercial, Military Temperature and MIL-STD-883
Ceramic Packages
• QML Certification
• Ceramic Devices Available to DSCC SMD
E ase of Int egr at io n
• Mixed Voltage Operation (5.0V or 3.3V I/O)
• Synthesis-Friendly Architecture to Support ASIC Design
Methodologies
• Up to 100% Resource Utilization and 100% Pin Fixing
• Deterministic, User-Controllable Timing
• Unique In-System Diagnostic and Verification Capability
with Silicon Explorer II
• Low Power Consumption
• IEEE Standard 1149.1 (JTAG) Boundary Scan Testing
• 5.0V and 3.3V Programmable PCI-Compliant I/O
High P er f or m ance
HiR el Feat ur es
• Commercial, Industrial, and Military Temperature Plastic
Packages
Pr od uc t P r o f i l e
Device
Capacity
A40MX02
A40MX04
A42MX09
A42MX16
A42MX24
A42MX36
System Gates
SRAM Bits
Logic Modules
3,000
N/A
295
9.5 ns
N/A
147
1
57
No
No
44, 68
100
80
6,000
N/A
547
9.5 ns
N/A
273
1
69
No
No
44, 68, 84
100
80
14,000
N/A
348
336
N/A
5.6 ns
N/A
348
516
2
104
No
No
84
100, 160
100
176
24,000
N/A
624
608
N/A
6.1 ns
N/A
624
928
2
140
No
No
84
100, 160, 208
100
176
36,000
N/A
954
912
24
6.1 ns
N/A
954
1,410
2
176
Yes
Yes
84
160, 208
176
54,000
2,560
1,230
1,184
24
6.3 ns
10
1,230
1,822
6
202
Yes
Yes
208, 240
208, 256
272
Sequential
Combinatorial
Decode
Clock-to-Out
SRAM Modules
(64x4 or 32x8)
Dedicated Flip-Flops
Maximum Flip-Flops
Clocks
User I/O
(Maximum)
PCI
Boundary Scan Test (BST)
Packages
(by pin count)
PLCC
PQFP
VQFP
TQFP
CQFP
PBGA
O c t o be r 2 0 0 3
1
© 2003 Actel Corporation

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2499  1024  1940  1255  1867  51  21  40  26  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved