电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT7005S17

产品描述Dual-Port SRAM, 8KX8, 17ns, CMOS, CPGA68, 1.180 X 1.180 INCH, 0.160 INCH HEIGHT, CERAMIC, PGA-68
产品类别存储    存储   
文件大小190KB,共20页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

IDT7005S17概述

Dual-Port SRAM, 8KX8, 17ns, CMOS, CPGA68, 1.180 X 1.180 INCH, 0.160 INCH HEIGHT, CERAMIC, PGA-68

IDT7005S17规格参数

参数名称属性值
厂商名称IDT (Integrated Device Technology)
零件包装代码PGA
包装说明1.180 X 1.180 INCH, 0.160 INCH HEIGHT, CERAMIC, PGA-68
针数68
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间17 ns
JESD-30 代码S-CPGA-P68
JESD-609代码e0
长度29.464 mm
内存密度65536 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度8
功能数量1
端子数量68
字数8192 words
字数代码8000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织8KX8
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码PGA
封装形状SQUARE
封装形式GRID ARRAY
并行/串行PARALLEL
认证状态Not Qualified
座面最大高度5.207 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级COMMERCIAL
端子面层TIN LEAD
端子形式PIN/PEG
端子节距2.54 mm
端子位置PERPENDICULAR
宽度29.464 mm

文档预览

下载PDF文档
HIGH-SPEED
8K x 8 DUAL-PORT
STATIC RAM
Features
IDT7005S/L
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
– Military: 20/25/35/55/70ns (max.)
– Industrial: 35/55ns (max.)
– Commercial:15/17/20/25/35/55ns (max.)
Low-power operation
– IDT7005S
Active: 750mW (typ.)
Standby: 5mW (typ.)
– IDT7005L
Active: 700mW (typ.)
Standby: 1mW (typ.)
IDT7005 easily expands data bus width to 16 bits or more
using the Master/Slave select when cascading more than
one device
M/S = H for BUSY output flag on Master,
M/S = L for BUSY input on Slave
Interrupt Flag
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
Devices are capable of withstanding greater than 2001V
electrostatic discharge
Battery backup operation—2V data retention
TTL-compatible, single 5V (±10%) power supply
Available in 68-pin PGA, quad flatpack, PLCC, and a 64-pin
thin quad flatpack
Industrial temperature range (-40°C to +85°C) is available
for selected speeds
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
A
12L
A
0L
(1,2)
I/O
0R
-I/O
7R
I/O
Control
BUSY
R
Address
Decoder
13
(1,2)
MEMORY
ARRAY
13
Address
Decoder
A
12R
A
0R
CE
L
OE
L
R/W
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
L
(2)
INT
L
NOTES:
1. (MASTER):
BUSY
is output; (SLAVE):
BUSY
is input.
2.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull.
M/S
SEM
R
INT
R
(2)
2738 drw 01
NOVEMBER 2001
1
©2001 Integrated Device Technology, Inc.
DSC 2738/14
2014电子产品设计二
2014电子产品设计二 在电路设计方面模拟电路最具有难度,其中模拟电路中的射频电路所需要考虑的因素最多,但是最容易出现电路冒烟的确实功率放大电路部分,因为它的静态工作点比较难以 ......
philips_lu DIY/开源硬件专区
等离子扬声器做耳机有没有出路
本帖最后由 shipeng 于 2018-1-7 11:14 编辑 疯人发帖,常人回避!:lol前段时间陆续发了两个关于等离子扬声器的贴,大家反响不是很激烈。我认为电子工程世界的高手还是很多的,实在不忍心这 ......
shipeng 创意市集
汽车can总线采集数据,怎么解析???
0接收16:33:51.937.00x00000301数据帧标准帧0x083e 3f 02 40 06 40 00 00 1接收16:33:51.937.00x00000151数据帧标准帧0x0800 00 00 00 00 00 00 00 2接收16:33:51.937.00x00000130数据帧 ......
1021256354 汽车电子
TI有义务免费提供MSP430的开发软件
我是一个刚刚接触MSP430单片机的新手,原来是因为看中了MSP430单片机的强大功能.但是等我进一步学习了,才知道MSP430单片机的开发软件暴贵,比硬件还贵. 难道我买个数码相机,还要花钱为数码相机买 ......
xtshenyong 微控制器 MCU
PCB设计为何一般控制50欧姆阻抗
做PCB设计过程中,在走线之前,一般我们会对自己要进行设计的项目进行叠层,根据厚度、基材、层数等信息进行计算阻抗,计算完后一般可得到如下图示内容。 544859544860 从上图可以看出, ......
btty038 PCB设计
【X-Nucleo深度评测】——收到板子啦
下午5点多,快递大哥给我打电话说有快递,双11过后,快递大哥还挺忙的,让我赶紧下去取,他还要继续派件。 快递拿到手,包装虽然很严实,但是卖相是在不行啊。不多说了 ,上图: ......
congcong40 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1833  1081  2527  2657  1372  53  10  59  54  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved