电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT28F512T14-15TE7

产品描述64KX8 FLASH 12V PROM, 150ns, PDSO32, 8 X 14 MM, TSOP-32
产品类别存储    存储   
文件大小96KB,共16页
制造商ON Semiconductor(安森美)
官网地址http://www.onsemi.cn
下载文档 详细参数 全文预览

CAT28F512T14-15TE7概述

64KX8 FLASH 12V PROM, 150ns, PDSO32, 8 X 14 MM, TSOP-32

CAT28F512T14-15TE7规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称ON Semiconductor(安森美)
零件包装代码TSOP
包装说明8 X 14 MM, TSOP-32
针数32
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间150 ns
JESD-30 代码R-PDSO-G32
JESD-609代码e0
长度12.4 mm
内存密度524288 bit
内存集成电路类型FLASH
内存宽度8
湿度敏感等级2A
功能数量1
端子数量32
字数65536 words
字数代码64000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织64KX8
封装主体材料PLASTIC/EPOXY
封装代码TSOP1
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)240
编程电压12 V
认证状态Not Qualified
座面最大高度1.2 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层TIN LEAD
端子形式GULL WING
端子节距0.5 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度8 mm

文档预览

下载PDF文档
CAT28F512
512K-Bit CMOS Flash Memory
FEATURES
s
Fast Read Access Time: 90/120/150 ns
s
Low Power CMOS Dissipation:
Licensed Intel
second source
s
Commercial, Industrial and Automotive
Temperature Ranges
s
Stop Timer for Program/Erase
s
On-Chip Address and Data Latches
s
JEDEC Standard Pinouts:
–Active: 30 mA max (CMOS/TTL levels)
–Standby: 1 mA max (TTL levels)
–Standby: 100
µ
A max (CMOS levels)
s
High Speed Programming:
–10
µ
s per byte
–1 Sec Typ Chip Program
s
12.0V
±
5% Programming and Erase Voltage
–32-pin DIP
–32-pin PLCC
–32-pin TSOP ( 8 x 20)
s
100,000 Program/Erase Cycles
s
10 Year Data Retention
s
"Green" Package Options Available
s
Electronic Signature
DESCRIPTION
The CAT28F512 is a high speed 64K x 8-bit electrically
erasable and reprogrammable Flash memory ideally
suited for applications requiring in-system or after-sale
code updates. Electrical erasure of the full memory
contents is achieved typically within 0.5 second.
It is pin and Read timing compatible with standard
EPROM and EEPROM devices. Programming and Erase
are performed through an operation and verify algo-
rithm. The instructions are input via the I/O bus, using a
two write cycle scheme. Address and Data are latched
to free the I/O bus and address bus during the write
operation.
The CAT28F512 is manufactured using Catalyst’s ad-
vanced CMOS floating gate technology. It is designed
to endure 100,000 program/erase cycles and has a data
retention of 10 years. The device is available in JEDEC
approved 32-pin plastic DIP, 32-pin PLCC or 32-pin
TSOP packages.
BLOCK DIAGRAM
I/O0–I/O7
I/O BUFFERS
ERASE VOLTAGE
SWITCH
WE
COMMAND
REGISTER
PROGRAM VOLTAGE
SWITCH
CE, OE LOGIC
DATA
LATCH
SENSE
AMP
CE
OE
ADDRESS LATCH
Y-GATING
Y-DECODER
524,288 BIT
MEMORY
ARRAY
A0–A15
X-DECODER
VOLTAGE VERIFY
SWITCH
© 2009 SCILLC. All rights reserved.
Characteristics subject to change without notice
1
Doc. No. MD-1084, Rev. K
【 信号处理】用FPGA替代DSP实现即使视频处理
随着数字融合的进一步发展,系统的设计和实现需要更大的灵活性,以解决将完全不同的标准和要求整合为同类产品时引发的诸多问题。本文介绍FPGA在视频处理中的应用,与ASSP和芯片组解决方案相比, ......
hangsky FPGA/CPLD
手机=“21世纪的香烟”?
那天吃饭时候,还在为手机装不装裤兜里辩论。结果,就发现了这个贴: 英国移动通信健康研究计划负责人,全球知名手机辐射研究专家LawrieChallis教授表示,最近几年很多研究-其中包括他自己 ......
leslie 无线连接
关于vxwork 中使用Target server问题
我想把我的工程下载到目标机上用target server 就报错 说的时连接超时 我在 WEB中把网络属性也加上了 config.h文件中也改了 两处 网络ping也ping的通 就是下载不了 小女子都弄了好久了哟 有没有 ......
liloude 嵌入式系统
ISE 10.1 ISE 11.5 ISE12.1的差别
ISE 10.1 ISE 11.5 ISE12.1的差别有哪些呢?看官方的介绍很好啊,可是实际用起来呢?想问大家高版本的ise除了期间上支持的更多,还有什么好处呢?特别是MAP和R&P呢?...
eeleader FPGA/CPLD
EEWORLD大学堂----唐老师讲运算放大器
唐老师讲运算放大器:https://training.eeworld.com.cn/course/5828唐老师讲运算放大器...
JFET 模拟电子
通信领域哪个职业更赚钱?
:$ 虽然有些太......,但是不免也关注下。:lol 大家都是什么行业的啊?...
john_wang 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2890  1190  2184  2576  1249  59  24  44  52  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved