电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FB194M000DGR

产品描述LVDS Output Clock Oscillator, 194MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FB194M000DGR概述

LVDS Output Clock Oscillator, 194MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FB194M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率194 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
labview串口采集数据问题
我的串口采集程序,我用串口调试助手发送数据输入的字符串是AAAA57EA393F35EAAA82 我采集到的就变成了393F35EAAA82AAAA57EA 有高手知道修改程序吗,急求 ...
WDR 消费电子
什么装置可以把电源开关自动切换到备用电源
当一个电源突然断电怎么自动切换到另一个电源???这个用什么可以实现,类似于起反作用的保险跳闸开关 ...
g6g6 电源技术
每次用中断都出现Error[Pe065]: expected a ";" 不是缺符号的问题!!
用的IAR FOR MSP430 软件编程,求助是为何。。。 ...
Jiaoeeer 微控制器 MCU
【 信号处理】基于FPGA的RFID系统解码模块设计
79830本文要介绍的解码模块是基于ISO/IEC15693标准设计的,实现了从带干扰的返回信号(此信号已经去掉载波)中精确的提取标签信息的功能。此设计直接影响识别的准确性。 本帖最后由 hangsky ......
hangsky FPGA/CPLD
F7-独轮机器人 进度
本帖最后由 ketose 于 2015-10-15 21:18 编辑 10月8号拿 到开发板,这段时间大家都在熟悉。 我们项目分三个小组,机械,硬件和软件三组。三个小组都在紧张的进行中。项目计划是15号出机械设 ......
ketose 机器人开发
请教该电路是何组合放大器
该电路 的直流通路 与交流通路 该如何画.( 主要是该电路是由于双电源供电,我不会),还忘分析下该电路加入输入信号时候 电路是如何工作的. 谢谢大家帮助...
hurong 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1645  947  2655  1294  783  27  12  47  28  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved