电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA942M000BGR

产品描述LVPECL Output Clock Oscillator, 942MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA942M000BGR概述

LVPECL Output Clock Oscillator, 942MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA942M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率942 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
关于PIC的疑惑和想法
本帖最后由 wangfuchong 于 2014-2-16 12:11 编辑 看到这个帖子:https://bbs.eeworld.com.cn/thread-429634-1-1.html 好像最近也有很多议论 算是和PIC有过一面之缘吧,谈不上深入了解 ......
wangfuchong Microchip MCU
verilog中generate的用法(genvar)
有没有见过这种用法的wire a, b, c; parameter PW = 2;//assign c = a ^ b;generategenvar i; for(i=0; i <= 1;i = i+1)begin : geniiii assign c = ((a ^ ( (b /*+ i*/) & {PW{1'b1}} ......
eeleader FPGA/CPLD
每天让你的枕头来叫醒你
4842748428设计师Seung-hee Ryu带来了一款带闹铃的枕头,非常有趣的是,当闹铃震动起来后,必须双手抓住枕头两端的绳子,像拔河一样用力一拉才能关闭闹铃声。看上去像是伸了个懒腰,只不过费了 ......
xyh_521 创意市集
TVS和一般的稳压二极管有什么区别?
高手们,TVS和一般的稳压二极管有什么区别?...
iopred 模拟与混合信号
protel
本帖最后由 paulhyde 于 2014-9-15 09:23 编辑 我用的designer版本我怎么使劲都装不上去啊。,。。。。 ...
liuyong1989 电子竞赛
去耦电容器......是否真的有必要?
作者: Art Kay 德州仪器在担任应用工程师之前,我在TI 的职位是 IC 测试开发工程师。我的项目之一是对 I2C 温度传感器进行特性描述。在编写一些软件之后,我手工焊接了一个原型设计电路板。由 ......
qwqwqw2088 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 933  2840  1785  847  2657  29  36  2  8  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved