电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SVM7964M

产品描述TONE/MUSIC SYNTHESIZER, PDSO16, 0.375 INCH, PLASTIC, SOP-16
产品类别模拟混合信号IC    消费电路   
文件大小230KB,共5页
制造商Seiko Epson Corporation
下载文档 详细参数 全文预览

SVM7964M概述

TONE/MUSIC SYNTHESIZER, PDSO16, 0.375 INCH, PLASTIC, SOP-16

SVM7964M规格参数

参数名称属性值
厂商名称Seiko Epson Corporation
零件包装代码SOIC
包装说明SOP,
针数16
Reach Compliance Codeunknown
其他特性OPTIONAL 1.5V OR 5V POWER SUPPLY
应用MELODY IC
商用集成电路类型TONE/MUSIC SYNTHESIZER
JESD-30 代码R-PDSO-G16
长度10.4 mm
端子数量16
片上内存类型MASK ROM
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE
认证状态Not Qualified
座面最大高度2.6 mm
最大供电电压 (Vsup)1.5 V
最小供电电压 (Vsup)1.5 V
表面贴装YES
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
宽度7.5 mm
搞了一个嵌入式的群,人不多,快来加啊~~
主要是针对嵌入式初学者~成员大部分是eeworld学生大本营嵌入式课堂的学生 75724098...
chenjianyong 嵌入式系统
解决Simplicity Studio V3 windows版make运行出错的问题
在使用Simplicity Studio V3 windows版时,在编译时遇到一个提示,make不能运行。错误提示如下: 191402 搜索了一下,一般说需要用vs中的rebase重新设置。但是我没有安装庞大的vs ......
dcexpert 单片机
炼狱传奇-锁相环之战
经过前面的学习,相信大家已经掌握了软件的基本操作和设计的基本流程,接下来我们开始学习FPGA片内时钟管理单元PLL,该单元可以实现系统时钟的分频、倍频,是FPGA设计开发必备组件之一。首先新建 ......
梦翼师兄 FPGA/CPLD
TL437x-EVM评估板测试手册(1)
前言 本指导文档适用开发环境: Windows开发环境:Windows 7 64bit、Windows 10 64bit Linux开发环境:Ubuntu 14.04.3 64bit 虚拟机:VMware14.1.1 U-Boot:U-Boot-2017.01 K ......
Tronlong小分队 ARM技术
求助:时钟信号受干扰
2k时钟信号收干扰,干扰信号频率大约5khz左右,采用何种滤波方式比较好? 之前考虑用电容,但是会导致前后沿变化。...
cryptowings 嵌入式系统
verilog中reg和wire类型的区别和用法
reg相当于存储单元,wire相当于物理连线 Verilog 中变量的物理数据分为线型和寄存器型。这两种类型的变量在定义时要设置位宽,缺省为1位。变量的每一位可以是0,1,X,Z。其中x代表一个 ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2802  667  1658  1931  418  37  47  11  52  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved