电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EB804M000DGR

产品描述LVPECL Output Clock Oscillator, 804MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EB804M000DGR概述

LVPECL Output Clock Oscillator, 804MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EB804M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率804 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
答题赢好礼|利用GaN技术应对电源适配器设计挑战
随着电子技术的不断发展,电源适配器的进化也遇到了困境。如摩尔定律使得各类设备主机做的越来越小,但是配套的电源适配器又大又笨重。对于电源组件的改进及提升,体积和重量也不断进化。如何解 ......
EEWORLD社区 电源技术
晕,我的无线手表可能坏了
本帖最后由 wangfuchong 于 2014-6-7 21:36 编辑 今天手工挖地翻土(一块地被土地承包商的沟渠分割,无法通过手扶拖拉机之类,我父亲太好说话,竟然没要求给设立一个涵洞或者铺设一个可通过手扶 ......
wangfuchong 微控制器 MCU
PIC单片机的浮点数及其与十进制数之间的相互转换
重点说明浮点数的格式,十进制数与浮点之间的相互转换以及程序设计 ...
rain Microchip MCU
关于开关电源的原理图的问题
528576 关于此电路图,我觉得存在2个有疑问的地方,1是220v出来经过d1n4148二极管组成整流桥,那为什么在图中所表示的地方存在节点(也就是在电源的负半周时,有2条通道)? 2.由两个irf4 ......
一个小白5 开关电源学习小组
硬件工程师招聘
硬件工程师招聘 硬件工程师任职资格:1、有强烈的责任心,工作细心,能够吃苦耐劳,能够承受一定的工作压力;2、有团队合作精神;3、有良好的数字电路设计、调试能力,熟悉基本的模拟电路 ......
zhhk2005 求职招聘
PowerLogic 5.0
272324...
刘小飞 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 391  2262  1524  1290  2769  38  8  40  33  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved