电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB138M000DGR

产品描述LVPECL Output Clock Oscillator, 138MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AB138M000DGR概述

LVPECL Output Clock Oscillator, 138MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB138M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率138 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Nordic出了一款WIFI芯片,大家怎么看?
应该有不少玩蓝牙的童鞋用过Nordic的蓝牙芯片,就在昨天Nordic出了一款双频的WIFI芯片,大家觉得这款WIFI芯片会像蓝牙芯片一样被广泛应用吗? nRF7002 Wi-Fi 6 配套 IC 633325 2 ......
buildele 无线连接
招聘兼职电机建模培训老师
招兼职 电机建模 等相关专业讲师或技术支持人员,短周期的培训或技术支持,可周末. 北上广深,成都,武汉,西安,苏州等 主要城市. 内容有培训讲课,或技术支持,或项目外包. 如您想挣点外 ......
zkxr20 求职招聘
wince 启动声音
请问wince6的启动声音在哪里可以修改,注册表里是不是可以把默认的音乐文件替换(如果能这样就最简单了)?不行的话,在public目录下有源代码可以修改嘛? 谢谢各位啦!!...
zhanqianwen 嵌入式系统
我制作的inf文件,在安装的时候,电脑重新启动,请问这是怎么回事
{312b5210-8a24-11d2-9448-00105a075f6b}...
tao 嵌入式系统
220V电快速脉冲群等级对于24V供电是否适用
对于24V电源供电的产品做电快速脉冲群实验,国标没有明确表明实验标准,到底应该是怎么样的呢,能否按220V供电来做?...
chilezhima 电源技术
学模拟+玩转SPI
本帖最后由 dontium 于 2015-1-23 11:39 编辑 SPI和I2C一样是微处理器中重要的通信接口,但是掌握起来不是很容易。通过学习“数据总线-SPI",有了更清楚的认识。 串行外设接口 (SPI) ......
fyaocn 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 771  1996  1322  580  576  57  18  58  25  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved