电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB632M000DG

产品描述LVPECL Output Clock Oscillator, 632MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB632M000DG概述

LVPECL Output Clock Oscillator, 632MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB632M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率632 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531

推荐资源

F4 USB例程打开的问题
421312421313421316421317421318 我下载了一个STM32F407的USB例程,MDK版本是4.22。 我装的是MDK5,STM32F4的包已经装上了。可是打开工程竟然提示没有那个芯片。 这应该怎么搞呢?谢谢 ......
chenbingjy stm32/stm8
请问CMU PLL (PCIe)指的是什么?
请问CMU PLL (PCIe)指的是什么? eeworldpostqq...
JFET FPGA/CPLD
数码管动态显示六十进制
我想做一个实时时钟,但是我只会做数码管显示都是一样的数字,或者数码管通过扫描静态显示不同数字,怎样才能实时显示动态的数字,请教大侠们给我说下思路吧,谢谢啦~~ 上不了图,把原理说下吧 ......
risher365 微控制器 MCU
如何用示波器测量电源的纹波
本帖最后由 paulhyde 于 2014-9-15 09:05 编辑 :Sad: 请高手详细指点啊 ...
zxllove23 电子竞赛
【CLA调试点滴】浮点数的观察方法
C2000的CLA是浮点处理器,IEEE 32位表示法。处理浮点数的速度快、精度高。 然而在调试时,看浮点数寄存器的不直观,即使有经验者也不方便。 解决办法: 它的寄存器只有四个,MR0~MR3,可 ......
dontium 微控制器 MCU
新手请教》》》》
运放怎么提高带容性负载的能力? 运放的输出这么滤波?现在遇到运放输出有1HZ一下的干扰~~~~...
yanjianguo 模拟电子

热门文章更多

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2677  1389  555  881  1994  54  28  12  18  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved