电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FB1400M00DG

产品描述LVDS Output Clock Oscillator, 1400MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FB1400M00DG概述

LVDS Output Clock Oscillator, 1400MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FB1400M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1400 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
JLX12864G-086-PC1
晶联讯12864,JLX12864G-086-PC小屏带字库的说明书,以及内含例程 ...
晴天余霞 51单片机
一个简单的单片机程序,各位帮忙
我在PC机上用串口调试助手发送 1 到单片机,但显示出来的却是 0xF4,发送2显示出来的是 0xF5,发送3显示出来的还是0xF5,发送4显示出来的又变成了0xF4,而我认为发出1应该显示的是0x01 ,2 就是0x02 ( ......
lixiqin12345 嵌入式系统
wince 如何获得 TreeView控件的第一项?
wince 如何获得 TreeView控件的第一项? 用HTREEITEM TreeView_GetRoot( hwnd ); 这个不行! 请问哪位高手知道了,帮忙一下!...
kakashi2010 嵌入式系统
50M长度0.35-----0.5mm合金铜线
需要多少大的电流在末端可以达到12V1.5a,讨论下,那么安全情况下,最少使用多少直径的单股铜线呢?有计算公式的贴下噢,现在脑子很晕,谢谢...
lopopo 电源技术
Vivado 简明教程
Vivado 简明教程 354156 ...
大辉哥0614 FPGA/CPLD
GD32F350开发板GD32_CMSIS_DAP驱动安装及点灯
本人电脑win10,安装GD32_CMSIS_DAP(不安装此驱动无法使用板载调试器 GD-LINK)时提示存在驱动签名问题,禁用驱动程序强制签名后安装成功,虽然在设备管理器中仍提示存在问题,但 GD-LINK已经 ......
浪迹天涯关小熙 GD32 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 825  1598  883  1249  1336  15  56  57  26  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved