电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB1337M00DGR

产品描述LVPECL Output Clock Oscillator, 1337MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EB1337M00DGR概述

LVPECL Output Clock Oscillator, 1337MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB1337M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1337 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
华为硬件工程师手册完整版
华为硬件工程师手册完整版...
guoxiao69 模拟电子
ADI工程大学的课程是公开的吗?有人看过视频吗?
在eeworld的新闻发布的网站上读到"ADI工程大学---为什么应该加入"这篇文章。 说是: ADI公司认识到大学课程与行业对模拟电路设计技术的需求存在着差距,因此在2012年3月 宣布 ......
蓝猫淘气 ADI 工业技术
最后几小时:恩智浦i.MX答题抽AI-IoT丛书活动,还剩10本,抽不完全是我的~
{:1_97:}对,今天就结束啦(本周四,4月25日结束),奖池内还剩下10本书~ 411093 {:1_123:}点此前往活动页面,观看恩智浦i.MX处理器3分钟短视频,参与答题集卡抽奖,每人每题仅有1次机会。 ......
nmg 单片机
请高手们帮忙看看这两个模电问题 关于反馈的
1、下图中都引入了什么反馈?如有交流负反馈的话,求反馈系数和电压放大倍数?2、下图中存在交流反馈么?为什么?...
lt031110 模拟电子
电子工具大讨论
刚才,群里,有个哥们说,他在淘宝上见到一个 25包邮 的 优利德33D表。这是一款 优利德出的 掌上型 万用表,确实很小,我刚好见过实物。但说实话,用起来体验一般,特别是耗电感觉很厉 ......
辛昕 聊聊、笑笑、闹闹
悲剧了...3毫米X3毫米的IC怎么用啊
要做一个电源电路,网上看的LTC新出的IC性能不错,就用那个仿真设计了一个电路结果准备要做的时候东西邮过来一看只有3mmX3mm大小比指甲盖还要小 = =这个可怎么往板子上焊啊T T小弟是初学者望各 ......
talentsas PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1485  2372  2364  1898  1411  16  3  47  8  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved