电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NA1130M00DGR

产品描述LVDS Output Clock Oscillator, 1130MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NA1130M00DGR概述

LVDS Output Clock Oscillator, 1130MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NA1130M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1130 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
pycom和Espressif (乐鑫)将于4.17在上海举行设计马拉松活动
本帖最后由 dcexpert 于 2017-3-31 11:11 编辑 pycom(就是设计Wipy、Lopy的那个公司)和Espressif (ESP8266、ESP32)将于4.17在上海举行设计马拉松活动。 Espressif and ourselves will ......
dcexpert MicroPython开源版块
射频开发板
谁知道网上哪里有卖射频开发板,该开发板能进行信道编码。 想通过开发板学习这方面的知识,在网上找了半天也没找到,恳请知情人士指点一二,多谢啦!...
xuddddd 无线连接
led色温的知识
温:光源发射光的颜色与黑体在某一温度下辐射光色相同时,黑体的温度称为该光源的色温。  因为大部分光源所发出的光皆通称为白光,故光源的色表温度或相关色温度即用以指称其光色相对白的程度 ......
探路者 LED专区
DIY湿度计设计思路
DIY湿度计设计思路 MCU的选用,重为学习可用STC12 2052/4052,带串口便于刷新便于编程学习, 简图如下:图一为带RS232芯片的电路...
bjwl_6338 DIY/开源硬件专区
中断响应时间怎么会是25ms
外部中断产生到响应中断用了25ms,即我的IST中 WaitForSingleObject等到中断事件用掉了25ms,有什么办法可以减小中断产生到响应的时间?可能是什么原因造成这个问题的呢?...
qqqyyy10000 嵌入式系统
晒晒我今年做过最难忘的设计——FPGA+DSP+MCU的硬件平台
本帖最后由 不足论 于 2014-12-28 23:24 编辑 好难看到eeworld出分享的活动,作为eeworld的一员,我来说说我最近做的一些东西吧,鉴于保密协议,我是不能透露我这次项目的具体内容的,所以, ......
不足论 创意市集

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1408  1442  940  1207  54  8  58  29  28  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved