电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

XC6204D12ADR

产品描述3.3 V FIXED POSITIVE LDO REGULATOR, 0.33 V DROPOUT, PDSO5
产品类别半导体    电源管理   
文件大小1MB,共28页
制造商TOREX(特瑞仕)
官网地址http://www.torex.co.jp/chinese/
下载文档 详细参数 全文预览

XC6204D12ADR概述

3.3 V FIXED POSITIVE LDO REGULATOR, 0.33 V DROPOUT, PDSO5

XC6204D12ADR规格参数

参数名称属性值
功能数量1
端子数量5
最大输出电流0.1500 A
最大输出电压3.37 V
最小输出电压3.23 V
最大输入电压10 V
最小输入电压2 V
加工封装描述ROHS COMPLIANT, SOT-25, 5 PIN
状态CONSULT MFR
工艺CMOS
包装形状矩形的
包装尺寸SMALL OUTLINE, 低 PROFILE, SHRINK PITCH
表面贴装Yes
端子形式GULL WING
端子间距0.9500 mm
端子位置
包装材料塑料/环氧树脂
最大电压差0.3300 V
调节类型固定正电压低压差线性稳压器稳压器
额定输出电压3.3 V

文档预览

下载PDF文档
03S_04XC6204 02.9.12 2:57 PM ページ 257
Series
(Can be used with low ESR Capacitor Compatible. ON-OFF Switch) High Speed LDO Regulators
NCMOS
Low Power Consumption
NDropout
Voltage
: 60mV @ 30mA,
200mV @ 100mA
NMaximum
Output Current
NHighly
Accurate
: 150mA
: ± 2%
■Applications
GMobile
phones
GCordless
phones
GCameras,
video recorders
GPortable
games
GPortable
AV equipment
GReference
voltage
GBattery
powered equipment
3
NOutput
Voltage Range : 1.8V ~ 6.0V
NLow
ESR capacitor compatible
■General Description
The XC6204 series are highly precise, low noise, positive voltage LDO
regulators manufactured using CMOS processes. The series achieves
high ripple rejection and low dropout and consists of a standard voltage
source, an error correction, current limiter and a phase compensation
circuit plus a driver transistor.
Output voltage is selectable in 50mV increments within a range of 1.8V ~
6.0V.
The series is also compatible with low ESR ceramic capacitors which
give added output stability. This stability can be maintained even during
load fluctuations due to the excellent transient response of the series.
The current limiter's foldback circuit also operates as a short protect for
the output current limiter and the output pin.
The CE function enables the output to be turned off, resulting in greatly
reduced power consumption.
■Features
Maximum Output Current
:
Dropout Voltage
:
Maximum Operating Voltage
:
Output Voltage Range
:
Highly Accurate
:
Low Power Consumption
:
Standby Current
High Ripple Rejection
Low Output Noise
150mA
200mV (I
OUT
= 100mA)
10V
1.8V ~ 6.0V in 50mV increments
± 2%
TYP 70µA
: less than 0.1µA
: 70dB (10 kHz)
: 30µVrms
Operational Temperature Range
: -40°C ~ +85°C
Low ESR Capacitor Compatible
: Ceramic capacitor
■Typical Application Circuit
V
IN
V
OUT
CE
V
SS
C
IN
0.1µF
C
L
1µF
■Typical Performance
Characteristic
XC6204x302
90
80
70
60
50
40
30
20
10
0
0.1
1
10
100
Ripple Frequency:f (kHz)
1000
V
IN
=4.0V
DC
+0.5Vp-p
AC
I
OUT
=50mA, C
L
=1.0µF(ceramic)
Ripple Rejection Rate:RR (dB)
257
热像仪问题TOP10!击碎你的测量烦恼
相信工程师们对于红外热像仪并不陌生。但是在购买和使用过程中,大家总有这样那样的问题。我们精选出10个最具代表性的问题进行解答,其中肯定也有你的问题,一起来看看吧! 419019 Q1、红 ......
EEWORLD社区 测试/测量
科威PLC芯片组开发实例(八)
实战攻坚! 上一讲我们了解了EASY-M0806R的IO口分配情况以及各种LED的引脚情况,那么下面我们就要开始一步一步的编写我们的驱动代码了~ 首先是INIT_CONFIG用户驱动子程序,该程序里面, ......
断琴残风 单片机
uC/OS II学习《二》—uC/OS II内核完全解析之空闲任务的建立
上次说到空闲任务的建立: OSTaskCreate(OSTaskIdle, (void *)0, &OSTaskIdleStk, OS_IDLE_PRIO);//建立空闲任务 空闲任务的建立是调用OS_TASK.C中的OSTaskCreate 任务创建函数完成的,OS ......
416561760 嵌入式系统
请教ALTERA DDR控制器local_rdata_valid信号的问题
用stratix II控制DDR2的读写。在使用中发现local_rdata_valid信号很奇怪,signalTap抓出来的读写数据都对,就是local_rdata_valid信号不出来,偶尔重新编译下载后能出现,有时候同一个SOF文件下 ......
eeleader-mcu FPGA/CPLD
JK触发器组成3分频电路
EWB中的触发器和书本上的有点不同...
笨阿Q FPGA/CPLD
CC2640R2F之ADC
写CC2640的ADC很多,现在提供一个自己写的ADC子程序,多人验证过都可以使用。 子程序如下: #include "AppAdc.h" #include <inc/hw_types.h> #include <ti/sysbios/family/arm/ ......
fish001 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 642  1852  2925  737  2671  34  44  36  56  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved