电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA933M000DG

产品描述LVPECL Output Clock Oscillator, 933MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA933M000DG概述

LVPECL Output Clock Oscillator, 933MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA933M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率933 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
while(!(IFG2&UCA0RXIFG));与while(!(IFG2&UCA0TXIFG))
while(!(IFG2&UCA0RXIFG));与while(!(IFG2&UCA0TXIFG))可不可以理解为一个是判断发送中断有没有准备好,另一个是判断接收中单有没有准备好? 使用时有没有什么需要设置和注意的? 另;我写了两 ......
fangkaixin 微控制器 MCU
职场:可以穷可以忙 但不可以穷忙
都市里还有什么族 月光族:及时行乐的代言人,工资在钱包里藏不住,很快就被花光。他们似乎是信用卡推销员的朋友,是商场、饭店等场所的常客。 啃老族:已到自立年龄,衣食住行 ......
wkj 工作这点儿事
Linux开关触摸屏问题?
怎么调用系统函数或者用C实现开关触摸屏 只要能开关就行了...
emaster Linux开发
【allegro】在via keepout中能放置通孔吗
allegro跟AD在keepout处理上不太一样。在AD中keepout是统一的只有一种,只有自己keepout出来一个区域禁止信号存在(比如走线,铺铜,当然也不能放过孔了),而allegro中各种keepout是有分别的, ......
okhxyyo PCB设计
PWM输出过程中重新同步怎么实现?
我要实现一个受同步信号控制的PWM输出: 同步信号的上升沿,将强制终止当前的PWM输出,同时开始下一个新的PWM。 我在侦测到同步信号的上升沿后,调用软件中断产生函数 TIM_GenerateEven ......
zhangyunyun stm32/stm8
LCD零起点,值得一读
LCD零起点,值得一读...
胖胖 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1686  1779  1566  2546  1804  34  36  32  52  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved