电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SA916M000DGR

产品描述LVDS Output Clock Oscillator, 916MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SA916M000DGR概述

LVDS Output Clock Oscillator, 916MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SA916M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率916 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
我上传的资料
各位版主和专业技术员你们好: 本人是新学员,最近我上传了三份学习资料,本人没有能力评价上传资料的优劣,技术的新旧,请专业技术人员给予专业评论。以免误人误己! 感谢您的 ......
dahui2010 工业自动化与控制
信号完整性研究——于博士
本帖最后由 qq849682862 于 2014-8-22 22:13 编辑 信号完整性研究 作者:于争 博士 2009年4月10 信号完整性研究 原创:于争 博士 目录 信号完整性研究:什么是信号完整性? ....... ......
qq849682862 PCB设计
HC05蓝牙模块自收自发模式为什么串口软件收不到数据呢
都是按照说明上来的啊短接tx rx。为什么SSCOM软件只能发送接收不到呢?还有就是说明上说进入AT接上电后接3.3v并且一直按住按键就能进入AT但是也进入不了了?什么原因呢?212131 ...
hu柏拉图的永恒 无线连接
出售100%全新傅里叶家DSP28335开发板
本帖最后由 ianymu 于 2016-9-20 09:30 编辑 有兴趣抓紧哇,抓紧联系哇 所有配件都是新的,从没有用过 因为之前工作是技术,但现在不涉及控制之类的工作,所以现在低价转让,Dsp28335 ......
ianymu 淘e淘
下载程序时重启?
我的单片机在下载程序的时候,点Download按钮之后经常出现电脑自动重启的问题,这是怎么回事啊?(STC的单片机)...
wm109947 嵌入式系统
免费申请上新:雅特力超值型、M4内核AT32F421板卡
活动详情:点此查看 申请截止:3月29日 开发板简介: AT-START-F421以AT32F421C8T7芯片为中心,外设配置LED灯,按钮,和ArduinoTM Uno R3扩展接口。此开发板自带嵌入式调试/烧录工具AT ......
EEWORLD社区 国产芯片交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 243  865  2366  98  2301  8  57  48  51  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved