电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB172M000DG

产品描述LVPECL Output Clock Oscillator, 172MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EB172M000DG概述

LVPECL Output Clock Oscillator, 172MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB172M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率172 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
如何选适合产品的系统设计模板
请问大家如何选适合产品的系统设计模板 不清楚每个模板下有哪些组件...
6565 嵌入式系统
TI近期培训----- 地点很多哦
中国培训活动 城市日期培训内容链接主题类型 北 京2015 年 5 月 25 日2015 TI 汽车电子研讨会立即报名TI 提供包括高级驾驶员辅助系统 (ADAS),车身电子元件与照明,信息娱乐与仪表盘,混合 ......
dontium 模拟与混合信号
新人求助,Altium敷铜后不连接
433006433007第一个是我从别的地方搞到的图,第二个是我自己敷铜的状况,就是不和铜皮连在一起,怎么才能敷成第一幅图的样子 ...
Alex1 模拟电子
问个老问题 arm板的调试串口改成普通串口
查了半天,但是说的都不太一样,不知道哪个正确,开个贴再问一下。 板子现在串口1是作为调试串口的,想改成普通串口。(wince5.0 S3C2440) 应该改debug.c的哪里? 还需要修改platform.reg的 ......
hongyan ARM技术
关于结构体嵌套的问题
我编写了下面住的那结构体,就是在一个结构体中嵌套一个结构体数组;程序如下: typedef struct { struct data TXBUF; volatile uint32_t head; /*!< ReceiveData T ......
panzhenlkj NXP MCU
D类功放负载RL耳机接法的问题 D-Class AMP
各位大神 请教一个关于D类功放负载耳机接法的问题 如图所示542529 这种是耳机一端连接输出 一端接地 (这个接法是我目前需要的) 而现在大多数的功放芯片是两个输出端分别接耳机的两端 如 ......
jkairup 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 39  554  859  2764  1742  19  31  22  46  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved