电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NB110M000DGR

产品描述LVDS Output Clock Oscillator, 110MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NB110M000DGR概述

LVDS Output Clock Oscillator, 110MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NB110M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率110 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
下载赢新礼:ADI公司电机控制解决方案-伺服控制
活动日期:即日起——2014年12月31日 活动详情:ADI有奖下载活动之9 电机控制解决方案-伺服系统 点此,参与本年度最后一次ADI有奖下载系列活动,赢新一年的礼品{:1_126:} 181473 本 ......
nmg 机器人开发
进入社会以后,人就会变吗?
这次回家,没什么事,见见以前的同学吧,像我这样不善于走关系的,也没几个可以见的了。约出来一个。接下来发生的让我很意外。他给我倒白酒,非要我喝,我不喝这个。他竟然较上劲了。怎么解释都 ......
ienglgge 聊聊、笑笑、闹闹
(cyclone4)助学版_v120之数码管一
准备重新编辑一下的,结果全部都是乱码,还是重新截图吧undefined 本帖最后由 Leo417love 于 2013-8-6 21:21 编辑 ]...
Leo417love FPGA/CPLD
【第五期】免费申请TI 样片, 晒订单赢好礼!
活动详情>>免费申请TI 样片, 晒订单赢好礼! 活动时间:3月23日-4月26日 活动详情: 1、免费样片申请:点击以下任意样片,成功申请2类以上芯片,即有机会获奖。(必须是通过点击以下链 ......
EEWORLD社区 TI技术论坛
用读卡器制作的TF卡启动
6ULL 256M是内存,256M是nand) 简介: 用读卡器制作能启动的TF卡,直接插到开发板上,能直接启动 1.找一张TF(32g以下就行,以上的没验证) 把TF卡插到读卡器上,用HPUSBFW.EXE格式化 ......
明远智睿Lan Linux开发
死区时间的问题
109814 图中对应的时间需不需要TBCLK对应多少HZ,还是只要符合SYSCLKOUT/1,SYSCLKOUT/2,SYSCLKOUT/4就可以查出时间来了?...
table 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 690  2322  1757  2819  996  37  6  22  28  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved