电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RC201M000DG

产品描述LVPECL Output Clock Oscillator, 201MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RC201M000DG概述

LVPECL Output Clock Oscillator, 201MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RC201M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率201 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
武汉瘟疫,出现三代四代五代六代感染病例的可能性
听说,现在已经出现三代四代了,是说传染几次转手吗? ...
led2015 聊聊、笑笑、闹闹
求助:无线芯片收发调试的资料
求助:无线芯片收发调试的资料 我做毕业设计,有无线收发这一块。我准备用无线遥控的方式来实现。发送端用pt2262编码,接收端用pt2272解码。不过无线收发还需要调试的,哪位大侠有关于无线收发 ......
pd840228 嵌入式系统
IOT新锐 CC3220-LaunchPad 使用体验
本帖最后由 snoweaglemcu 于 2017-12-16 21:52 编辑 感谢EEworld的支持,感谢soso姐的关照,很开心拿到了一块CC3220LaunchPad板,并和大家分享一下关于这块Launchpad的使用历程。 ......
snoweaglemcu 无线连接
大学生攻克Linux系统教程
又名天下没有难学的Linux 31047 31048...
火龙果 Linux开发
想到成都工作的朋友请注意:华为成都研究所正在进行火热的内部推荐
本次推荐为社招,要求计算机/通信/电子相关专业本科工作一年以上; 软件(C/C++/JAVA)/软测/硬件/硬测都需要;请有意者发简历到yuzhongbin@huawei.com,我们会尽快和您联系。...
gfdsgdfg 嵌入式系统
【RISC-V MCU CH32V103测评】光照强度记录仪的设计 (兼结题报告)
本帖最后由 jennyzhaojie 于 2021-3-20 17:58 编辑 在家居环境的测评中,采光质量是一项重要指标。单凭人介绍,显然是缺乏数据支撑的。 使用CH32V103开发板,结合相应的光照强度传感器及O ......
jennyzhaojie 国产芯片交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1029  1364  2533  1866  2028  2  55  53  13  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved