电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RB327M000DG

产品描述LVPECL Output Clock Oscillator, 327MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RB327M000DG概述

LVPECL Output Clock Oscillator, 327MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RB327M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率327 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
仿真器的问题,紧急求助求助
158272MSP-fet430仿真器的驱动安装,USB一插进去就是这个,怎么才能解决呢 ...
sing146 微控制器 MCU
ubuntu下安装的quartusII和nios2ide亮个相
用ubuntu一年了,前段时间系统坏掉,是因为用错了源,加上我后来的误操作,把所有东西都丢掉了,这几天又重新做了一遍,这里分享一下重新安装好的QII?似乎不能本地上传图片?明天请教下方法再上 ......
lrz123 DIY/开源硬件专区
无线组网 方案设计
应用于三表行业集中抄表系统,数据采集,路灯系统控制,可选用一对多的星型组网方式,或是树形组网,利用跳频机制等功能,采用国外最先进的1278LORA技术。...
无线世界 无线连接
蓝牙 5 新特性及应用
蓝牙 5 有哪些新功能?传说中的它速度更快、覆盖范围更广、广播能力更强。那么到底有多快多强呢?让TI E2E 中文论坛的技术支持工程师 Viki Shi 为大家揭秘蓝牙5的新特性,讲解中会涉及到应用实 ......
EE大学堂 大学堂专版
ARM9嵌入式实验建议
按下列要求设计课程实验 1、系统由二部份组成:主机(PC机),目标机(实验箱).构成C/S结构或对等结构 2、目标机采集到的数据通过网络(或串口)传送到主机,主机的控制数据也能由网络(或串口)传送到 ......
liumapple ARM技术
单片机抗干扰性设计集锦
creat by omat 来源:http://blog.21ic.com/user1/405/archives/2006/17765.html 一、主要干扰渠道及抗干扰措施 ●干扰途径: 空间干扰。 通过电磁波的辐射进入系统 解决措施:良好 ......
soso 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 661  1388  2200  1310  1661  16  47  4  18  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved