电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KA852M000DG

产品描述CMOS/TTL Output Clock Oscillator, 852MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KA852M000DG概述

CMOS/TTL Output Clock Oscillator, 852MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KA852M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率852 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
WinCE5.0与WinCE6.0的主要区别在那里?
我想了解下WinCE5.0和WinCE6.0的主要区别,那位能告诉我吗?...
gf88688 嵌入式系统
大家帮帮我,我在找工作啊,我仿真不出来啦!!!附原理图的。
我是想分别利用串口通信和IC总线向8个LED灯进行控制,为什么串口的时候,有些数据发送的时候可以,有些就不行,还有我用IC总线的时候没有什么反应,我的程序应该没有什么问题的,串口用的虚拟的 ......
lioo234 单片机
请问一下,BQ4050做大电流保护板(40A-80A),电量精度怎么样,有没有电量跳变
如题,求助各位大佬,请大佬不吝赐教,用在储能电池上面,1000W 4串电池组 ...
Arvinhuang 能源基础设施
AD原理图库和PCB库
原理图元件画好后,添加封装之前,是不是要先画PCB库? ...
Aaron968 PCB设计
VHDL中如何解决符号位扩展的方法
在数字信号处理中经常要用到符号位扩展,如果扩展的位数较少,例如符号位扩展1位,那么采用位拼接方式即可,但是,如果符号位扩展多位,仍采用上述方式未尝不可,但略显繁琐。下面举例说明,将 ......
eeleader FPGA/CPLD
出手友坚恒天以及华天正210开发板
因项目需要,购进两块开发板;一直使用华天正的开发板,友坚的除开机后就没 有使用过;现出手 详细介绍参见 http://www.realarm.cn/pic/?78_490.html http://www.urbetter.com/product_uts5 ......
haovinc 淘e淘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2751  1852  954  750  2290  15  6  9  47  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved