电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WA442M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 442MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530WA442M000DGR概述

CMOS/TTL Output Clock Oscillator, 442MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WA442M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率442 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
dsPIC30F_DSP算法库V1.20.02.01
如题:dsPIC30F_DSP算法库V1.20.02.01...
shijun Microchip MCU
关于单片机从FPGA读取数据速度的问题
本帖最后由 paulhyde 于 2014-9-15 09:10 编辑 各位筒靴,我现在以fpga双口RAM作为单片机外部存储器,单片机从FPGA读取数据的速度跟单片机从它自身集成的外部RAM(1KB)读取数据速度一样吗? ......
水木秋寒 电子竞赛
宽带接入认证平台探讨
本帖最后由 jameswangsynnex 于 2015-3-3 19:59 编辑 宽带接入认证平台探讨 ...
JasonYoo 消费电子
一个小程序,请教各位高手
本人想要实现在launchpad按下P1.3键,P1.0灯就亮一下的功能,一下是程序代码: #include int main(void) { WDTCTL = WDTPW + WDTHOLD; P1DIR |= 0x01; ......
WPD 微控制器 MCU
CMOS电路中空闲引脚的处理方法
由于CMOS电路具有极高的输入阻抗,极易感应干扰电压而造成逻辑混乱,甚至损坏。因此,对于CMOS数字电路空闲的引脚不能简单地不管,应根据CMOS数字电路的种类、引脚功能和电路的逻辑要求,分不同 ......
tiankai001 综合技术交流
u-boot加密
各位,请帮帮我啊! 大概的问题是这样的, 我们公司有一款成熟的嵌入式产品,linux,arm9,u-boot,老总现在想在板子上加一颗at88sc0104的芯片上去,达到的效果就是在启动u-boot过程中,先去跟 ......
dquansheng 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1944  2805  1759  2014  1929  10  35  4  17  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved