电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

XC6204D452DR

产品描述3.3 V FIXED POSITIVE LDO REGULATOR, 0.33 V DROPOUT, PDSO5
产品类别半导体    电源管理   
文件大小1MB,共28页
制造商TOREX(特瑞仕)
官网地址http://www.torex.co.jp/chinese/
下载文档 详细参数 全文预览

XC6204D452DR概述

3.3 V FIXED POSITIVE LDO REGULATOR, 0.33 V DROPOUT, PDSO5

XC6204D452DR规格参数

参数名称属性值
功能数量1
端子数量5
最大输出电流0.1500 A
最大输出电压3.37 V
最小输出电压3.23 V
最大输入电压10 V
最小输入电压2 V
加工封装描述ROHS COMPLIANT, SOT-25, 5 PIN
状态CONSULT MFR
工艺CMOS
包装形状矩形的
包装尺寸SMALL OUTLINE, 低 PROFILE, SHRINK PITCH
表面贴装Yes
端子形式GULL WING
端子间距0.9500 mm
端子位置
包装材料塑料/环氧树脂
最大电压差0.3300 V
调节类型固定正电压低压差线性稳压器稳压器
额定输出电压3.3 V

文档预览

下载PDF文档
03S_04XC6204 02.9.12 2:57 PM ページ 257
Series
(Can be used with low ESR Capacitor Compatible. ON-OFF Switch) High Speed LDO Regulators
NCMOS
Low Power Consumption
NDropout
Voltage
: 60mV @ 30mA,
200mV @ 100mA
NMaximum
Output Current
NHighly
Accurate
: 150mA
: ± 2%
■Applications
GMobile
phones
GCordless
phones
GCameras,
video recorders
GPortable
games
GPortable
AV equipment
GReference
voltage
GBattery
powered equipment
3
NOutput
Voltage Range : 1.8V ~ 6.0V
NLow
ESR capacitor compatible
■General Description
The XC6204 series are highly precise, low noise, positive voltage LDO
regulators manufactured using CMOS processes. The series achieves
high ripple rejection and low dropout and consists of a standard voltage
source, an error correction, current limiter and a phase compensation
circuit plus a driver transistor.
Output voltage is selectable in 50mV increments within a range of 1.8V ~
6.0V.
The series is also compatible with low ESR ceramic capacitors which
give added output stability. This stability can be maintained even during
load fluctuations due to the excellent transient response of the series.
The current limiter's foldback circuit also operates as a short protect for
the output current limiter and the output pin.
The CE function enables the output to be turned off, resulting in greatly
reduced power consumption.
■Features
Maximum Output Current
:
Dropout Voltage
:
Maximum Operating Voltage
:
Output Voltage Range
:
Highly Accurate
:
Low Power Consumption
:
Standby Current
High Ripple Rejection
Low Output Noise
150mA
200mV (I
OUT
= 100mA)
10V
1.8V ~ 6.0V in 50mV increments
± 2%
TYP 70µA
: less than 0.1µA
: 70dB (10 kHz)
: 30µVrms
Operational Temperature Range
: -40°C ~ +85°C
Low ESR Capacitor Compatible
: Ceramic capacitor
■Typical Application Circuit
V
IN
V
OUT
CE
V
SS
C
IN
0.1µF
C
L
1µF
■Typical Performance
Characteristic
XC6204x302
90
80
70
60
50
40
30
20
10
0
0.1
1
10
100
Ripple Frequency:f (kHz)
1000
V
IN
=4.0V
DC
+0.5Vp-p
AC
I
OUT
=50mA, C
L
=1.0µF(ceramic)
Ripple Rejection Rate:RR (dB)
257
一个关于传感器方面的知识问题,急!!!
本帖最后由 paulhyde 于 2014-9-15 09:44 编辑 如何实现一个红外温度传感器辨别门外来人与门内出人,有想法的高手指教指教啊,万分感谢!!! ...
roc19850 电子竞赛
问一个关于CH340T的问题
问一个问题CH340T支持WIN10吗? ...
wufeijian 综合技术交流
verilog仿真和书上不一样
module shunxu(q0,q1,q2,clk,clr);outputq0,q1,q2;inputclk,clr;regq0,q1,q2;regx,y;always @(posedge clk)beginif(clr)beginy<='b000;x<='b001;endelsebeginy<=x;x<={x,x};endq0< ......
常见泽1 FPGA/CPLD
关于在IspLever Classic中使用Verilog HDL语言编程的问题
问题是这样的,我想在IspLever Classic中用Verilog HDL语言,对GAL16V8D芯片进行编程,可是在建立文件时出现以下错误:Schematic/Verilog HDL design entry is not supportted with this instal ......
eeleader-mcu FPGA/CPLD
stm32F107 +83848 100M时候能收数据不能发数据
107+83848 在强制10M的模式下能够收发,强制100M能收到数据发不出数据,在自适应模式下和100M模式下一样,咋解决呢?...
L_686 stm32/stm8
网络管理员的出路
我04年专科法律毕业,之后找工作一直不顺利,在外面瞎混了一年,后来在培训机构培训了一年的网络工程师,期间通过培训老师的关系花了1700元找人替考了CCNA考试,拿到了CCNA证书(花钱买证书,主 ......
eeleader 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 320  1120  1619  1332  1269  9  34  49  53  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved