电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

XC6204D55ADR

产品描述3.3 V FIXED POSITIVE LDO REGULATOR, 0.33 V DROPOUT, PDSO5
产品类别电源/电源管理    电源电路   
文件大小1MB,共28页
制造商TOREX(特瑞仕)
官网地址http://www.torex.co.jp/chinese/
标准
下载文档 详细参数 全文预览

XC6204D55ADR概述

3.3 V FIXED POSITIVE LDO REGULATOR, 0.33 V DROPOUT, PDSO5

XC6204D55ADR规格参数

参数名称属性值
是否Rohs认证符合
厂商名称TOREX(特瑞仕)
Reach Compliance Codecompli
湿度敏感等级1

文档预览

下载PDF文档
03S_04XC6204 02.9.12 2:57 PM ページ 257
Series
(Can be used with low ESR Capacitor Compatible. ON-OFF Switch) High Speed LDO Regulators
NCMOS
Low Power Consumption
NDropout
Voltage
: 60mV @ 30mA,
200mV @ 100mA
NMaximum
Output Current
NHighly
Accurate
: 150mA
: ± 2%
■Applications
GMobile
phones
GCordless
phones
GCameras,
video recorders
GPortable
games
GPortable
AV equipment
GReference
voltage
GBattery
powered equipment
3
NOutput
Voltage Range : 1.8V ~ 6.0V
NLow
ESR capacitor compatible
■General Description
The XC6204 series are highly precise, low noise, positive voltage LDO
regulators manufactured using CMOS processes. The series achieves
high ripple rejection and low dropout and consists of a standard voltage
source, an error correction, current limiter and a phase compensation
circuit plus a driver transistor.
Output voltage is selectable in 50mV increments within a range of 1.8V ~
6.0V.
The series is also compatible with low ESR ceramic capacitors which
give added output stability. This stability can be maintained even during
load fluctuations due to the excellent transient response of the series.
The current limiter's foldback circuit also operates as a short protect for
the output current limiter and the output pin.
The CE function enables the output to be turned off, resulting in greatly
reduced power consumption.
■Features
Maximum Output Current
:
Dropout Voltage
:
Maximum Operating Voltage
:
Output Voltage Range
:
Highly Accurate
:
Low Power Consumption
:
Standby Current
High Ripple Rejection
Low Output Noise
150mA
200mV (I
OUT
= 100mA)
10V
1.8V ~ 6.0V in 50mV increments
± 2%
TYP 70µA
: less than 0.1µA
: 70dB (10 kHz)
: 30µVrms
Operational Temperature Range
: -40°C ~ +85°C
Low ESR Capacitor Compatible
: Ceramic capacitor
■Typical Application Circuit
V
IN
V
OUT
CE
V
SS
C
IN
0.1µF
C
L
1µF
■Typical Performance
Characteristic
XC6204x302
90
80
70
60
50
40
30
20
10
0
0.1
1
10
100
Ripple Frequency:f (kHz)
1000
V
IN
=4.0V
DC
+0.5Vp-p
AC
I
OUT
=50mA, C
L
=1.0µF(ceramic)
Ripple Rejection Rate:RR (dB)
257
FPGA与ARM控制时序的约束?
module fpga_arm( input clk ,input arm_cs,arm_wr,input arm_addr ,input arm_data ,input rst ,output test_en) ;always @(posedge clk or negedge rst) begin if (rst) cnt_en <= 1' ......
eeleader FPGA/CPLD
怎样实现单片机按键双按、长按识别功能?
我用C51编程设计一个4键小键盘,想让程序判断出按键是否为双击、长按。 在识别双击部分,我想设两次击键的间隔时间为0.5s,但不知道如何设置定时器。 请高手指教,我是新手,请讲解详细一 ......
frankwz 嵌入式系统
【Altera SoC体验之旅】+ Lark上ARM开发之编译u-boot和内核
这一部分比较枯燥,需要有耐心,输入命令有一点错误得到结果可能就不正确。 接着上文【Altera SoC体验之旅】+ Lark上ARM开发环境搭建和配置 https://bbs.eeworld.com.cn/forum.php?mod=view ......
zhaoyongke FPGA/CPLD
三极管失效的问题
最近在调试一个用三极管(NPN)实现高低电平反向的电路,如图所示,发现一个奇怪的的失效问题:在运行很短的一段时间后,在输入端接入低电平,三极管的基极电压仍然为0.7V左右,这样集电极端的 ......
一叶知秋 模拟电子
恒流源应用采样电阻上波形过冲的定义
电路图如图1所示,图2是用差分探头探测采样电阻R上的波形。问题如下: 1、过冲(△V)的百分比计算是以下哪种呢? (1)△V%=5mV/(1.55-0)V; (2)△V%=5mV/(1.55-1.5)V; (3)△ ......
xiaxingxing 模拟电子
这样的波形用verilog如何产生?
583560三角载波频率随机变化的 ...
曲奇coo FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1845  334  364  2541  2711  27  10  55  5  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved