电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB567M000DGR

产品描述LVDS Output Clock Oscillator, 567MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SB567M000DGR概述

LVDS Output Clock Oscillator, 567MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB567M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率567 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
有没有人用4793的标准测过变压器,求讨论
有没有人用4793的标准测过环形变压器,求讨论,问题如下: 1.测量电气间隙和爬电距离时位置都有哪些? 2.测量电气间隙时标准对照表中有CTI值,CTI值有现有的材料对照表吗?还是必须要通过漏电 ......
gsqxslyy 测试/测量
【R7F0C809】01 基本环境
基本环境包含了几个方面,一个是编辑编译,一个是调试硬件。 瑞萨的IDE以前叫cubesuite+,2.0版本,现在叫CS+,3.0版本。应该是一回事,但是新的3.0似乎增加很多分析功能,值得一试。renes ......
johnrey 瑞萨MCU/MPU
谁能帮我重烧下jlinkV5.2的firmware啊
在安装了Setup_JLinkARM_V380a后插入jlink提示FirmwareUpdata,谁知升级完后,JLINK识别成了unknownDevice我晕价格在100以内,如有深圳的朋友能帮重烧Firmware,可联系我,QQ:393908896TEL:134 ......
fangfang stm32/stm8
谁有TICE66的仿真调试软件???
谁有TICE66的仿真调试软件?急需啊,哪位大侠提供一个。。jhz2@21cn.com ...
bacchus 嵌入式系统
三极管中文资料大全
三极管中文资料大全,但愿能帮到大家。...
fengxin 模拟电子
变频器、逆变器电路
变频器、逆变器电路 常常会看到和逆变器出现在同一个电路,输出有U、V、W 1.变频器的作用是改变输出的频率和功率? 2.三相,负载是必须是三相的负载才能用? 3.变 ......
QWE4562009 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2269  671  1037  1769  1463  57  55  43  25  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved