电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC940M000DGR

产品描述LVDS Output Clock Oscillator, 940MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SC940M000DGR概述

LVDS Output Clock Oscillator, 940MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC940M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率940 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于U盘问题
请问 1.U盘中的芯片是否是EEPROM芯片? 2.如何在windows对现有U盘其进行编程? 我找了好久的资料没有头绪,不管大家说的对与否希望涌跃发言能给我点提示。...
tyf8888 嵌入式系统
【晒样片】+ 速度被拒
本帖最后由 烟波钓徒 于 2014-7-24 13:03 编辑 昨下午申请,还故意填写公司另外的不涉及军工的网址。早上来还是被拒,TI这个审查还真速度,比技术支持还快。 看来要申请还得去找 ......
烟波钓徒 TI技术论坛
proteus上模拟LCD的问题
我在KEIL下写了个12864的LCD程序,然后用LCD仿真 发现虽然单片机数据输出有变化,程序也能进行下去,但是LCD总是全黑 包括清屏命令也无效,求高手帮忙...
bianerbao 嵌入式系统
微电子器件、工艺、设计硕士继续深造和工作大概比例?
各位大虾! 我根据自己上网查询,然后推测微电子的器件、工艺和设计方向,大体如下,当然有点瞎蒙的性质,见谅:Sweat:: 器件 2:8工艺 3:7 设计 1:9 那么就大虾们呆过的学校或科研院所 ......
losy 模拟电子
铁氧体磁珠揭秘
过滤高频电源噪声并干净地分享相似电源供电轨(即混合信号 IC 的模拟和数字供电轨),同时在共享的供电轨之间保持高频 隔离的一种有效方法是使用铁氧体磁珠。铁氧体磁珠是无源器 件,可 ......
qwqwqw2088 模拟与混合信号
访问物理地址的问题,请大家帮忙
用户程序要通过访问物理地址来控制外围的fpga芯片。我对这个实在没什么经验,能想到就是写个dll,里面用MmMapIoSpace()做个映射,访问完了返回前再unmap. 用户程序需要一上来就用loadkernelli ......
sanfutan 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 20  1270  1761  1971  1921  44  4  52  56  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved