电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EB14M0000DGR

产品描述LVPECL Output Clock Oscillator, 14MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EB14M0000DGR概述

LVPECL Output Clock Oscillator, 14MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EB14M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率14 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
数据采集卡的输出频率控制
大家好!我使用研华的PCI-1712数据采集卡做个程序,通过研华提供的例子现在实现了数据的采集,我的问题主要有以下几个: 1.使用了研华ActiveDAQ Pro这个插件,它里面有一个函数long AcquireBul ......
kelian1213 嵌入式系统
论坛时间错乱了
这是论坛“最新回复”的截图 ...
sint27 为我们提建议&公告
电视剧出带
(1)每盘磁带带头须有约10秒空白内容无声,接60秒彩条加1000HZ,接30秒黑场无声,每集节目结束后带尾须有大于10秒的黑场无声。(2)声画同步、音量一致、无明显失真和噪声。(3)图象主观质量 ......
qq729686384 嵌入式系统
HE-AAC V2码流
现急寻在要在LINUX下面解DAB+码流方案,最好是在ARM平台下,有兴趣者请联系:sxxa2004@163.com...
hdqs Linux开发
STM32F769I-DISCO评测【6】——简单的模拟打地鼠游戏
本帖最后由 xinmeng_wit 于 2016-12-27 13:32 编辑 这一篇我就分享一下我的基于STM32F769I-DISCO的打地鼠游戏,其实不能称作一个游戏,只是简单的模拟一下打地鼠的功能。 需要用到的资源有 ......
xinmeng_wit stm32/stm8
英飞凌软件和工具怎么使用,谢
ifxconfigwizard怎么使用 http://www.infineon.com/cms/cn/product/evaluation-boards/TLE986X+EVALB_JLINK/productType.html?productType=5546d4624fb7fef2014fd14586057ec1#ispnTab12 ...
大发明家 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1544  2146  2609  1593  1616  53  24  56  12  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved