电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NB230M000DGR

产品描述LVDS Output Clock Oscillator, 230MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NB230M000DGR概述

LVDS Output Clock Oscillator, 230MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NB230M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率230 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ADS软件调试时发现寄存器的值不能修改了,为什么
以前没做过ARM,这个月因为项目需要,需要看看ARM,之前调试的时候,在AXD下双击寄存器,输入想要的值再回车键,寄存器值是可以修改的,但昨天不知道为什么,双击没有反应了,因为也就不能修改 ......
jandywang 单片机
关于单片机抗干扰
单片机的抗干扰问题,我想各位工程师大牛做法都各有千秋了,我先说说我自己的常用做法,然后抛砖引玉,希望大家各抒己见,带领大家将单片机的干扰这一块好好消除掉。 在做系统的时候,我主要 ......
njlianjian 单片机
单片机C语言的几本书和资料
21266 北航的这本书感觉不错,我学习时用的是这本书 21267 21268 21269 该word中包含的实验 单片机编程基础 单数码管按键显示 双数码管可调秒表 ......
zhangkai0215 电子竞赛
运算放大器及零漂处理
运算放大器核心是一个差动放大器。 就是两个三极管背靠背连着。共同分担一个横流源的电流。三极管一个是运放的正向输入,一个是反向输入。正向输入的三极管放大后送到一个功率放大电路放大输 ......
fish001 模拟与混合信号
IGBT设计要点
好文共享,主题是IGBT设计要点!...
eeleader 工业自动化与控制
谁有ADE7753的中文资料 急!!!!!!!!
ADE7753的电压增溢和电流增溢怎么配置。。。没有中文资料郁闷 有那位大哥帮忙解决下。。非常感谢...
bds489550896 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2151  2032  901  2001  991  52  30  32  31  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved