电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA582M000DG

产品描述LVPECL Output Clock Oscillator, 582MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA582M000DG概述

LVPECL Output Clock Oscillator, 582MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA582M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率582 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
一个LM3S8962做的项目
办公室没有数码相机,手机照的有点不清楚,是一个基于8962开发的远程监控设备主板 60362 60363...
fengzhang2002 微控制器 MCU
MSP430单片机UART_FIFO 发送 接受
一共有2个程序 程序1发送: #include <msp430x42x.h> #define TXBUF_SIZE 32 /*发送FIFO的最大容量*/ unsigned char TX_BUFF; /*发送FIFO缓冲区数组*/ unsigned int UART_Out ......
Jacktang 微控制器 MCU
网络串口透传方案
刚毕业那会儿在某汽车企业喷涂线上做机电工程师, 工厂设备日趋智能化,带我的工程师师傅只需打开电脑,就能调整厂区内所有设备的参数及状态。刚毕业的我就觉得十分神奇,师傅告诉我不光是在工 ......
我芯永恒 单片机
求助:关于FPGA正弦波发生器的调幅控制
我的方法是:用正弦波与三角载波比较之后产生的SPWM,然后驱动主电路的开通与关断,通过改变占空比来实现调节主电路的电压大小。但是现在遇到的问题就是,怎么样去改变正弦波的幅值?假如说我要 ......
tianheng081 FPGA/CPLD
ADI & 世健 新基建系列第三期——5G 仪器仪表和测试 答题赢好礼!
ADI & 世健 新基建系列第三期——5G 仪器仪表和测试 答题赢好礼!开始啦~ >>点击进入活动 5G 仪器仪表和测试 ADI公司了解您在5G领域面临的挑战:不完整且不断 ......
EEWORLD社区 综合技术交流
trf7960高度集成13.56MHZ rfid读取器
特点:集成标准ISO14443A/B ISO15693.TIAG-IT以及HF-EPC集成负载波结接受解码兼容(212KHZ 424KHZ 484KHZ 848KHZ)...
geyong 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1120  2015  2035  2248  2125  11  35  4  54  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved