电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EC233M000DG

产品描述LVPECL Output Clock Oscillator, 233MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EC233M000DG概述

LVPECL Output Clock Oscillator, 233MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EC233M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率233 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
如何在440 板子上的uart口 做错误控制
比如说检测到数据错误,怎么让对方端口重新发送?需要用中断实现吗?...
tiaotiao 嵌入式系统
EEWORLD大学堂----Sitara 实现智能伺服
Sitara 实现智能伺服:https://training.eeworld.com.cn/course/5256In this video we will cover common system partitioning as well as suggested block diagrams for Smart Servo Drives. W ......
hi5 聊聊、笑笑、闹闹
EEWORLD大学堂----如何突破时域和频域测试的壁垒
如何突破时域和频域测试的壁垒:https://training.eeworld.com.cn/course/591...
Timson 聊聊、笑笑、闹闹
只要513元就能让手机变头戴式虚拟现实显示器
本帖最后由 jameswangsynnex 于 2015-3-3 19:58 编辑 最近,国外著名创意产品集资网站KickStarter就上线了一个名为Altergaze的项目,而Altergaze正是那个可以让智能手机变身头戴式虚拟现实显 ......
眼大5子 消费电子
超低功耗和20年的运行时间已非新鲜话题
人们普遍认为,超低功耗和超长使用寿命的设计方案都是近期才出现的事,这些方案是由IC工艺和电池化学物质的改进促成的。但事实上,若干年前就有设计师使用“古老的”工具和技术开发出了低功耗/ ......
azhiking 综合技术交流
如何用无线网卡将摄像头采集到的数据传到服务器上
用的立宇泰的2440,现在USB无线网卡可以上网(连到实验室的无线路由上),摄像头能实时采集图像,也能抓一帧图片保存在开发板上,现在想把采集到的数据上传到实验室的服务器上,应该如何实现呢 ......
364908957 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2614  2133  2371  561  1312  56  42  28  25  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved