电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DB519M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 519MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DB519M000DGR概述

CMOS/TTL Output Clock Oscillator, 519MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DB519M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率519 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【AN-753应用笔记】配置AD7877
简介: AD7877触摸屏控制器是一款12位逐次逼近型ADC,具有同步串行接口以及用于驱动触摸屏的低导通电阻开关。 114230 114231...
EEWORLD社区 ADI 工业技术
DSP Debug到time()或者rand()就会进入非法中断为什么?
DSP cmd文件将代码和数据存入外存,Debug运行到调用time(NULL)或者srand()或者rand就会进入非法中断 interrupt void ILLEGAL_ISR(void)为什么? DSP TMS320 F28335 由于代码量太大必须将程序. ......
lzj347641801 DSP 与 ARM 处理器
有多少人做65nm的?
有多少人做65nm的?国内有几家呢...
zhuxl 模拟电子
IAR_for_AVR入门学习笔记.
IAR_for_AVR入门学习笔记....
jimmywangning Microchip MCU
我改动了RTC中的内容系统就起不来了?
我目前用的是6410+wince6的平台,我改动了RTC中的内容,之前用的是CPU的RTC,目前我们加了一个外部的RTC,我通过iic对它进行读和写。 问题1:如果采用我在驱动中的iic驱动,通过deviceiocontrol ......
anan 嵌入式系统
wince6 自带的FTP 如何设置有用户名和密码的登入?
1.在组件中加入FTP服务 2.在工程下project.reg 加入如下注册信息 "FriendlyName"="FTP" "Dll"="FTPD.Dll" "Order"=dword:9 "Keep"=dword:1 "Prefix"="FTP" "Ind ......
pengyouafei 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2250  675  460  2080  887  46  14  10  42  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved