电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NA1044M00DG

产品描述LVDS Output Clock Oscillator, 1044MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NA1044M00DG概述

LVDS Output Clock Oscillator, 1044MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NA1044M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1044 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
STM32F中断的疑惑
过去接触的NXP的ARM和TI的2812都有个向量寄存器存放中断服务函数的入口地址,例如: LPC2131 VICIntSelect=VICIntSelect&(~(1<<Int_uart0)); VICVectCntl3=Enable_Uart0|Int_ ......
xorange stm32/stm8
stm32能否做到内核与应用程序分离(用动态链接库?)
希望在stm32上实现系统与应用程序分离的机制(虽然没有MMU) stm32有个从sd卡运行python的项目,没试过,或许与我下面的设想2相符 我们通常所做的单片机系统都是整个系统只运行一个程 ......
lzwml stm32/stm8
求一篇关于vxworks应用程序设计的英文论文并带中文翻译(10页左右)毕业设计用!!
求一篇关于vxworks应用程序设计的英文论文并带中文翻译(10页左右)毕业设计用!!...
leejeane 实时操作系统RTOS
【CY8CKIT-149 PSoC 4100S测评】+开箱展示
本帖最后由 DDZZ669 于 2018-11-20 10:40 编辑 感谢EEWorld论坛提供的CY8CKIT-149 PSoC 4100 Plus Prototyping Kit 下面是开箱图,包装盒正面: 388098 包装盒反面: 388100 包装 ......
DDZZ669 单片机
【NUCLEO-L452RE测评】+串行通信及组件控制 (兼结题报告)
本帖最后由 jinglixixi 于 2021-1-13 23:10 编辑 前段时间参加了一个MicroLab的测评活动,经过一定的努力终于获得了永久使用的授权,将它与STM32L452开发板进行组合,可以轻松地构成一个 ......
jinglixixi stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1898  296  1059  700  2571  20  10  8  51  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved