电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

89HPES24T61ZCBXG

产品描述PCI Bus Controller, PBGA420, 27 X 27 MM, 1 MM PITCH, GREEN, BGA-420
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小493KB,共33页
制造商IDT (Integrated Device Technology)
标准  
下载文档 详细参数 选型对比 全文预览 文档解析

89HPES24T61ZCBXG在线购买

供应商 器件名称 价格 最低购买 库存  
89HPES24T61ZCBXG - - 点击查看 点击购买

89HPES24T61ZCBXG概述

PCI Bus Controller, PBGA420, 27 X 27 MM, 1 MM PITCH, GREEN, BGA-420

89HPES24T61ZCBXG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码BGA
包装说明BGA-420
针数420
Reach Compliance Codecompliant
ECCN代码EAR99
其他特性ALSO REQUIRES 3.3V SUPPLY
地址总线宽度
总线兼容性PCI
最大时钟频率125 MHz
外部数据总线宽度
JESD-30 代码S-PBGA-B420
JESD-609代码e1
长度27 mm
湿度敏感等级3
端子数量420
最高工作温度70 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装等效代码BGA420,26X26,40
封装形状SQUARE
封装形式GRID ARRAY, LOW PROFILE
峰值回流温度(摄氏度)260
电源3.3 V
认证状态Not Qualified
座面最大高度1.7 mm
最大供电电压1.1 V
最小供电电压0.9 V
标称供电电压1 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Silver/Copper (Sn/Ag/Cu)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间30
宽度27 mm
uPs/uCs/外围集成电路类型BUS CONTROLLER, PCI

文档解析

IDT 89HPES24T6专注于提供可靠的PCI Express交换功能,具备24通道和6端口架构,符合PCIe 1.1规范。设备专为高可用性应用如服务器和存储系统设计,通过cut-through交换实现低延迟数据传输,最大支持2048字节有效载荷。上游端口可配置为x8宽度,下游端口灵活扩展,支持自动链路协商和通道管理,确保连接稳定性。 可靠性、可用性和可服务性(RAS)特性是核心优势,包括ECRC支持、高级错误报告机制和内部端到端奇偶校验保护,即使在未实施ECRC的系统中也能保障数据完整性。设备兼容PCI Express原生热插拔,通过SMBus接口与外部I/O扩展器协同工作,简化热插拔操作。电源管理功能符合PCI-PM 1.1,支持D0、D3hot和D3cold状态,采用低功耗设计技术减少典型能耗。 在测试和调试方面,设备允许通过SMBus访问任何内部寄存器,便于系统监控和维护。应用覆盖网络设备和工业系统,11个GPIO引脚可配置为中断输入或输出,部分引脚支持备用功能如热插拔中断信号。封装采用420-ball BGA格式,尺寸为27x27mm,便于集成到高密度硬件中,热插拔支持确保系统可维护性。

文档预览

下载PDF文档
24-Lane 6-Port
PCI Express® Switch
®
89HPES24T6
Data Sheet
Device Overview
The 89HPES24T6 is a member of the IDT PRECISE™ family of PCI
Express® switching solutions. The PES24T6 is a 24-lane, 6-port periph-
eral chip that performs PCI Express packet switching with a feature set
optimized for high performance applications such as servers, storage,
and communications/networking. It provides connectivity and switching
functions between a PCI Express upstream port and up to five down-
stream ports and supports switching between downstream ports.
Features
High Performance PCI Express Switch
– Twenty-four 2.5 Gbps PCI Express lanes
– Six switch ports
– Upstream port configurable up to x8
– Downstream ports configurable up to x8
– Low-latency cut-through switch architecture
– Support for Max Payload Size up to 2048 bytes
– One virtual channel
– Eight traffic classes
– PCI Express Base Specification Revision 1.1 compliant
Flexible Architecture with Numerous Configuration Options
– Automatic per port link width negotiation to x8, x4, x2 or x1
– Automatic lane reversal on all ports
– Automatic polarity inversion on all lanes
– Ability to load device configuration from serial EEPROM
Legacy Support
– PCI compatible INTx emulation
– Bus locking
Highly Integrated Solution
– Requires no external components
– Incorporates on-chip internal memory for packet buffering and
queueing
– Integrates twenty-four 2.5 Gbps embedded SerDes with 8B/
10B encoder/decoder (no separate transceivers needed)
Reliability, Availability, and Serviceability (RAS) Features
– Supports ECRC and Advanced Error Reporting
– Internal end-to-end parity protection on all TLPs ensures data
integrity even in systems that do not implement end-to-end
CRC (ECRC)
– Supports PCI Express Native Hot-Plug, Hot-Swap capable I/O
– Compatible with Hot-Plug I/O expanders used on PC and
server motherboards
Block Diagram
6-Port Switch Core / 24 PCI Express Lanes
Frame Buffer
Route Table
Port
Arbitration
Scheduler
Transaction Layer
Data Link Layer
Transaction Layer
Data Link Layer
Transaction Layer
Data Link Layer
Multiplexer / Demultiplexer
Phy
Logical
Layer
Phy
Logical
Layer
Phy
Logical
Layer
Phy
Logical
Layer
Multiplexer / Demultiplexer
Phy
Logical
Layer
Phy
Logical
Layer
Phy
Logical
Layer
Phy
Logical
Layer
Multiplexer / Demultiplexer
Phy
Logical
Layer
Phy
Logical
Layer
Phy
Logical
Layer
Phy
Logical
Layer
SerDes
SerDes
SerDes
SerDes
SerDes
SerDes
SerDes
SerDes
SerDes
SerDes
SerDes
SerDes
(Port 0)
(Port 1)
Figure 1 Internal Block Diagram
(Port 5)
IDT and the IDT logo are registered trademarks of Integrated Device Technology, Inc.
1 of 33
©
2008 Integrated Device Technology, Inc.
April 23, 2008
DSC 6923

89HPES24T61ZCBXG相似产品对比

89HPES24T61ZCBXG 89HPES24T61ZCBX8 89HPES24T61ZCBXG8 89HPES24T61ZCBX
描述 PCI Bus Controller, PBGA420, 27 X 27 MM, 1 MM PITCH, GREEN, BGA-420 Bus Controller, PBGA420 Bus Controller, PBGA420 PCI Bus Controller, PBGA420, 27 X 27 MM, 1 MM PITCH, BGA-420
是否Rohs认证 符合 不符合 符合 不符合
Reach Compliance Code compliant not_compliant compliant not_compliant
ECCN代码 EAR99 EAR99 EAR99 EAR99
JESD-30 代码 S-PBGA-B420 S-PBGA-B420 S-PBGA-B420 S-PBGA-B420
JESD-609代码 e1 e0 e1 e0
湿度敏感等级 3 3 3 3
端子数量 420 420 420 420
最高工作温度 70 °C 70 °C 70 °C 70 °C
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 LBGA BGA BGA LBGA
封装等效代码 BGA420,26X26,40 BGA420,26X26,40 BGA420,26X26,40 BGA420,26X26,40
封装形状 SQUARE SQUARE SQUARE SQUARE
封装形式 GRID ARRAY, LOW PROFILE GRID ARRAY GRID ARRAY GRID ARRAY, LOW PROFILE
电源 3.3 V 3.3 V 3.3 V 3.3 V
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified
标称供电电压 1 V 3.3 V 3.3 V 1 V
表面贴装 YES YES YES YES
温度等级 COMMERCIAL COMMERCIAL COMMERCIAL COMMERCIAL
端子面层 Tin/Silver/Copper (Sn/Ag/Cu) Tin/Lead (Sn63Pb37) Tin/Silver/Copper (Sn/Ag/Cu) Tin/Lead (Sn63Pb37)
端子形式 BALL BALL BALL BALL
端子节距 1 mm 1 mm 1 mm 1 mm
端子位置 BOTTOM BOTTOM BOTTOM BOTTOM
厂商名称 IDT (Integrated Device Technology) - IDT (Integrated Device Technology) IDT (Integrated Device Technology)
求代做,有意者QQ联系。基于DSP的数字FIR滤波器的设计
题目 基于DSP的数字FIR滤波器的设计 需要做出硬件电路 不能通过DSP开发板实现 可以做的大神请加Q或回复留下QQ详谈价 价钱详谈 本人QQ 7651801...
abml777 DSP 与 ARM 处理器
应用技巧/基于IDE硬盘的大容量语音记录仪
摘要:介绍一种基于IDE硬盘的大容量语音记录仪的设计方法,重点阐述了大容量语音记录仪的硬件和软件设计。 关键词:大容量语音记录仪 单片机 IDE D6571E PIO 随着我国经济建设的迅 ......
rain 单片机
请教 这两个小任务是做什么的
void TaskB(void *pdata) { void * UdpTemp; uint8 eer; while (1) { UdpTemp=OSQPend(RecUdpQFlag,0,&eer); if(eer==OS_NO_ERR) { Udp_Process((Rec_Pt ......
jcz100 嵌入式系统
小车上用zigbee传输速度能否实现
我想做一个智能小车队列,主要是用zigbee传输小车的速度信息与相对位置。不知道能否实现,本人小白,求助大佬给一些建议。 ...
卑微的初学者 无线连接
powerpc e300 的CS0访问NOr flash 的范围是如何控制的 ?
powerpc e300 的CS0访问NOr flash 的范围是如何控制的 ? 如nor flsah 的地址是0xfc00 0000 - 0xffff ffff 而我设置LPC cs0 设置访问从0xffff 0000 开始, 那么如何访问0xfc00 0000 - 0xfff ......
hf02211 嵌入式系统
国赛官网上会不会继续更新!?
本帖最后由 paulhyde 于 2014-9-15 03:05 编辑 就这些吗,感觉好失望啊!有点儿不甘心啊。 ...
18246193969 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 714  1552  172  1474  2491  15  32  4  30  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved