电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

844256BGILFT

产品描述Clock Generator, 625MHz, PDSO24, 4.40 X 7.80 MM, 0.90 MM HEIGHT, ROHS COMPLIANT, MO-153, TSSOP-24
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小345KB,共16页
制造商IDT (Integrated Device Technology)
标准  
下载文档 详细参数 选型对比 全文预览

844256BGILFT概述

Clock Generator, 625MHz, PDSO24, 4.40 X 7.80 MM, 0.90 MM HEIGHT, ROHS COMPLIANT, MO-153, TSSOP-24

844256BGILFT规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码TSSOP
包装说明TSSOP, TSSOP24,.25
针数24
Reach Compliance Codecompliant
ECCN代码EAR99
JESD-30 代码R-PDSO-G24
JESD-609代码e3
长度7.8 mm
端子数量24
最高工作温度85 °C
最低工作温度-40 °C
最大输出时钟频率625 MHz
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP24,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度)260
电源3.3 V
主时钟/晶体标称频率25.5 MHz
认证状态Not Qualified
座面最大高度1.1 mm
最大供电电压3.465 V
最小供电电压3.135 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层MATTE TIN
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度4.4 mm
uPs/uCs/外围集成电路类型CLOCK GENERATOR, OTHER

文档预览

下载PDF文档
FEMTOCLOCKS™ CRYSTAL-TO-LVDS
FREQUENCY SYNTHESIZER W/INTEGRATED FANOUT BUFFER
ICS844256I
G
ENERAL
D
ESCRIPTION
The ICS844256I is a Cr ystal-to-LVDS Clock
Synthesizer/Fanout Buffer designed for SONET
HiPerClockS™
and Gigabit Ether net applications and is a
member of the HiperClockS™ family of High
Perfor mance Clock Solutions from IDT. The
output frequency can be set using the frequency select
pins and a 25MHz crystal for Ethernet frequencies, or a
19.44MHz crystal for SONET. The low phase noise character-
istics of the ICS844256I make it an ideal clock for these
demanding applications.
F
EATURES
Six LVDS outputs
Crystal oscillator interface
Output frequency range: 62.5MHz to 625MHz
Crystal input frequency range: 15.625MHz to 25.5MHz
RMS phase jitter at 125MHz, using a 25MHz crystal
(1.875MHz to 20MHz): 0.48ps (typical)
Full 3.3V or 3.3V core, 2.5V output supply mode
-40°C to 85°C ambient operating temperature
Available in both standard (RoHS 5) and lead-free (RoHS 6)
packages
Function
IC
S
S
ELECT
F
UNCTION
T
ABLE
Inputs
FB_SEL
0
0
0
0
1
1
1
1
N_SEL1
0
0
1
1
0
0
1
1
N_SEL0
0
1
0
1
0
1
0
1
M Divide
25
25
25
25
32
32
32
32
N Divide
1
2
4
5
1
2
4
8
M/ N
25
12.5
6.25
5
32
16
8
4
B
LOCK
D
IAGRAM
Q0
nQ0
PLL_BYPASS
Pullup
P
IN
A
SSIGNMENT
V
DDO
V
DDO
nQ2
Q2
nQ1
Q1
nQ0
Q0
PLL_BYPASS
V
DDA
V
DD
FB_SEL
Q1
1
XTAL_IN
OSC
XTAL_OUT
PLL
0
Output
Divider
nQ1
Q2
nQ2
Q3
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
Q3
nQ3
Q4
nQ4
Q5
nQ5
N_SEL1
GND
GND
N_SEL0
XTAL_OUT
XTAL_IN
Feedback
Divider
FB_SEL
N_SEL1
N_SEL0
Pulldown
Pullup
Pullup
ICS844256I
24-Lead TSSOP, E-Pad
4.40mm x 7.8mm x 0.90mm
body package
G Package
Top View
nQ3
Q4
nQ4
Q5
nQ5
IDT
/ ICS
LVDS FREQUENCY SYNTHESIZER W/FANOUT BUFFER
1
ICS844256BGI REV. A DECEMBER 21, 2007

844256BGILFT相似产品对比

844256BGILFT 844256BGILF
描述 Clock Generator, 625MHz, PDSO24, 4.40 X 7.80 MM, 0.90 MM HEIGHT, ROHS COMPLIANT, MO-153, TSSOP-24 Clock Generator, 625MHz, PDSO24, 4.40 X 7.80 MM, 0.90 MM HEIGHT, ROHS COMPLIANT, MO-153, TSSOP-24
是否无铅 不含铅 不含铅
是否Rohs认证 符合 符合
厂商名称 IDT (Integrated Device Technology) IDT (Integrated Device Technology)
零件包装代码 TSSOP TSSOP
包装说明 TSSOP, TSSOP24,.25 TSSOP, TSSOP24,.25
针数 24 24
Reach Compliance Code compliant compliant
ECCN代码 EAR99 EAR99
JESD-30 代码 R-PDSO-G24 R-PDSO-G24
JESD-609代码 e3 e3
长度 7.8 mm 7.8 mm
端子数量 24 24
最高工作温度 85 °C 85 °C
最低工作温度 -40 °C -40 °C
最大输出时钟频率 625 MHz 625 MHz
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 TSSOP TSSOP
封装等效代码 TSSOP24,.25 TSSOP24,.25
封装形状 RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度) 260 260
电源 3.3 V 3.3 V
主时钟/晶体标称频率 25.5 MHz 25.5 MHz
认证状态 Not Qualified Not Qualified
座面最大高度 1.1 mm 1.1 mm
最大供电电压 3.465 V 3.465 V
最小供电电压 3.135 V 3.135 V
标称供电电压 3.3 V 3.3 V
表面贴装 YES YES
技术 CMOS CMOS
温度等级 INDUSTRIAL INDUSTRIAL
端子面层 MATTE TIN MATTE TIN
端子形式 GULL WING GULL WING
端子节距 0.65 mm 0.65 mm
端子位置 DUAL DUAL
处于峰值回流温度下的最长时间 30 30
宽度 4.4 mm 4.4 mm
uPs/uCs/外围集成电路类型 CLOCK GENERATOR, OTHER CLOCK GENERATOR, OTHER
散分:顺便了解下:《Intel Xscale PXA270與Windows CE 嵌入式系統設計》这本书
请问各位: 谁了解这本书《Intel Xscale PXA270與Windows CE 嵌入式系統設計》 在网上看到这本书可挺贵 但是连目录都没有介绍的·...
yinyihu521 嵌入式系统
优步用户信息泄露,疑似黑客作怪
优步中国和滴滴打车合并了,优步总部却不太平。2016年10月,优步被两个黑客入侵攻击,导致全球5700万项司机和乘客资料被盗,但当时优步并没有公开事件而是选择隐瞒,反而向黑客支付10万美元 ......
温馨的年华 创意市集
Altera白皮书-保护 FPGA 设计不受常见的入侵威胁
2009年,全球由于盗版带来的损失大约为1.5万亿美元。盗版影响了所有商业市场,从Gucci手包到计算机芯片,直至专用算法等。全球供应链越来越复杂,对企业知识产权 (IP) 的剽窃也日益增多。全球供 ......
FPGA小牛 FPGA/CPLD
Multisim10.0.1仿真AM解调问题
请教: 333736 333737 图中黄波是载波,红波是解调出来的有用波,两张图的载波是相同的,电容器的容量不同 请问哪张图解调出来的有用波比较好 Multisim中交流电源的幅值为多少,解调后可 ......
平淡最真 模拟电子
青少年机器人技术等级考试,都是电工家娃PK吧?五级考试采用esp32
首先看到这个等级考试感觉新奇,然后就想到了 咱们论坛的工程师家娃……然后就想到被工程师吐槽的esp32开发环境,小娃们如何玩转~ 青少年机器人技术等级考试,是由工业和信 ......
nmg 机器人开发
哪位大侠能给我一个用状态机实现序列检测器的测试模块
菜鸟求助,万分感激...
EDA菜鸟 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1177  422  401  1897  1672  39  50  35  47  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved